首頁 > 新聞中心 > EDA/PCB > EDA設(shè)計
西門子數(shù)字化工業(yè)軟件近日宣布推出?Tessent??IJTAG Pro,通過將傳統(tǒng)的串行執(zhí)行的操作轉(zhuǎn)變?yōu)椴⑿胁僮鳎瑢崿F(xiàn)基于?IEEE1687?標(biāo)準(zhǔn)的?IJTAG?輸入?/?輸出方式的革新,同時提供對定制化硬件讀寫訪問的能......
簡介:硬件輔助驗證的歷史根源半導(dǎo)體創(chuàng)新的不懈步伐繼續(xù)遵循一個不可阻擋的趨勢:給定硅面積內(nèi)晶體管密度呈指數(shù)級增長。豐富的可用半導(dǎo)體織物激發(fā)了設(shè)計團(tuán)隊的創(chuàng)造力,實現(xiàn)了指數(shù)級先進(jìn)的片上系統(tǒng) (SoC)。然而,賦予新可能性的規(guī)模......
關(guān)鍵Synopsys 速度適配器通過在仿真過程中允許真實硬件交互來顯著增強(qiáng)系統(tǒng)驗證,這有助于發(fā)現(xiàn)虛擬環(huán)境可能遺漏的關(guān)鍵設(shè)計缺陷。高保真在線仿真 (ICE) 平臺可以暴露與低級系統(tǒng)行為相關(guān)的錯誤,這些錯誤在虛擬平臺中逃脫檢......
今天,歐洲初創(chuàng)公司 Chipmind 正在推出 Chipmind Agents,以增強(qiáng)半導(dǎo)體公司的工程團(tuán)隊從規(guī)范到芯片制造的進(jìn)程。Chipmind Agents 是 AI 代理,旨在自動化和優(yōu)化最復(fù)雜的芯片設(shè)計和驗證任務(wù)......
株式會社村田制作所(以下簡稱“村田”)已在 Cadence Design Systems, Inc.(總部:美國加利福尼亞州,以下簡稱“Cadence”)提供的 EDA 工具(1) “OrCAD X Capture”以及......
隨著各行業(yè)對無線連接的定位精度、安全性及可靠性提出更高要求,藍(lán)牙? 6.0已成為下一代高性能應(yīng)用的關(guān)鍵使能技術(shù)。全球領(lǐng)先的智能邊緣領(lǐng)域半導(dǎo)體產(chǎn)品和軟件IP授權(quán)許可廠商Ceva公司近日宣布率先提供帶有信道探測(Channe......
IC 制造商越來越依賴智能數(shù)據(jù)處理來防止停機(jī)、提高良率和減少報廢。他們將其與故障檢測和分類 (FDC) 相結(jié)合,以追蹤故障原因。當(dāng)今的 FDC 系統(tǒng)具有更好的傳感器、變異性控制以及預(yù)測性和規(guī)范性建模。未來,F(xiàn)DC 將使用......
對于越來越多的設(shè)計來說,IR 壓降變得越來越成問題,這表明供電網(wǎng)絡(luò) (PDN) 在需要時無法為設(shè)計的各個部分提供足夠的電流。不幸的是,這個問題沒有簡單的解決方法。過去,當(dāng)電壓高得多時,小的電壓下降并不重要。同時,電線更粗......
關(guān)鍵PCIe 5.0 仍然是當(dāng)今大多數(shù)應(yīng)用的實用選擇,允許從 PCIe 4.0 遷移,并且僅在絕對必要時遷移到 PCIe 6.0。邊緣人工智能正在推動技術(shù)的重大變革,預(yù)計到 2027-2028 年,50% 的數(shù)據(jù)中心容量......
多年來,設(shè)計重用方法為半導(dǎo)體 IP (SIP) 創(chuàng)造了一個市場,現(xiàn)在有了正式的技術(shù),就需要斷言 IP (AIP)。其中,每個AIP都是硬件設(shè)計中用于檢測被測設(shè)計(DUT)中的協(xié)議和功能違規(guī)的可重用和可配置驗證組件。LUB......
43.2%在閱讀
23.2%在互動