日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 三星 Exynos 2400 芯片將采用 FOWLP 封裝工藝

          三星 Exynos 2400 芯片將采用 FOWLP 封裝工藝

          作者: 時間:2023-11-16 來源:SEMI 收藏

          據(jù)外媒報道,近日,公司已經(jīng)完成了扇出晶圓級封裝(FOWLP)工藝的驗證,并已經(jīng)開始向客戶交付產(chǎn)品,而首款采用該封裝工藝的芯片,會是明年搭載在 Galaxy S24 / S24+ 手機中的 Exynos 2400 芯片。

          本文引用地址:http://yuyingmama.com.cn/article/202311/452960.htm

          據(jù)悉,F(xiàn)OWLP 技術被認為是提高半導體芯片性能的關鍵技術,也是追趕臺積電的重要法寶之一。

          據(jù)了解, 目前半導體芯片封裝主流需要芯片連接到PCB(印刷電路板)上來堆疊它們,而FOWLP不需要 PCB,因為芯片直接連接到晶圓上,與目前使用的FC-BGA(Flip Chip-Ball Grid Array)芯片封裝技術相比,使用FOWLP的芯片尺寸縮小了40%,厚度減少了30%,性能提高了15%。



          關鍵詞: 三星 晶圓封裝 fowlp

          評論


          相關推薦

          技術專區(qū)

          關閉