日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的LVDS接口應用

          基于FPGA的LVDS接口應用

          作者: 時間:2012-02-24 來源:網(wǎng)絡 收藏

          摘要 介紹了技術(shù)的原理,對接口在高速數(shù)據(jù)傳輸系統(tǒng)中的應用做了簡要的分析,著重介紹了基于_TX模塊的應用,并通過其在DAC系統(tǒng)中的應用實驗進一步說明了LVDS接口的優(yōu)點。
          關鍵詞 LVDS;;高速數(shù)據(jù)傳輸;PLL;AD9735

          介紹了基于的LVDS模塊的應用,實現(xiàn)了將數(shù)據(jù)通過FPGA(Ahera StratixII EP2S90)的LVDS發(fā)送模塊的傳輸,以640 Mbit·s-1數(shù)據(jù)率送至DAC電路。

          1 LVDS技術(shù)簡介
          LVDS,即Low-Voltage Differential Signaling低壓差分信號,是由美國國家半導體公司于1994年提出的一種信號傳輸模式,在滿足高數(shù)據(jù)傳輸率的同時降低了功耗,運用LVDS技術(shù)可使數(shù)據(jù)速率從幾百Mbit·s-1到2 Gbit·s-1。
          LVDS傳輸方式的原理是用一對線傳輸一個信號,一條傳輸正信號,另一條傳輸相反電平并且在接收端相減,可以將走線上的共模噪聲消除。因為兩根信號的極性相反,所以對外輻射的電磁場可以相互抵消,耦合越緊密,互相抵消的磁力線越多,泄露到外界的電磁能量就越少。
          LVDS接口也稱RS-644總線接口,運用LVDS傳輸技術(shù),采用極低的電壓擺幅高速差動傳輸數(shù)據(jù),具有低功耗、低誤碼率、低串擾和低輻射等特點,可使用銅質(zhì)PCB連線傳輸或平衡電纜。LVDS在對信號完整性、低抖動及共模特性要求較高的系統(tǒng)中的應用越來越廣泛。目前LVDS技術(shù)規(guī)范有兩個標準:一個是TIA/EIA的ANSI/TIA/EIA-644標準;另一個是IEEE1596.3標準。

          2 基于FPGA的LVDS接口發(fā)送模塊
          采用Stratix II系列的EP2S90F1020C3FPGA,其支持高速LVDS接口,在Quartus II軟件中可以調(diào)用其宏功能模塊Altlvds_tx,即LVDS接口發(fā)送模塊。此模塊將以并行方式輸入的TTL電平數(shù)據(jù)信號轉(zhuǎn)換成串行的LVDS信號輸出。
          2.1 Altlvds_tx發(fā)送模式

          本文引用地址:http://yuyingmama.com.cn/article/190723.htm

          a.JPG


          將LVDS模塊設置為發(fā)送模式,即將左端輸入的并行tx_in信號轉(zhuǎn)化為串行的tx_out信號輸出,并且設置通道數(shù)和串行化因子,在這里,通道數(shù)即為輸出數(shù)據(jù)的位數(shù),而串行化因子表示將輸入數(shù)據(jù)分幾次輸出。例如輸入為96位的并行數(shù)據(jù),設置為24 channels×4,表示輸出串行的24位數(shù)據(jù),分4次輸出,若輸入數(shù)據(jù)時鐘為160 MHz,則輸出的數(shù)據(jù)率為4倍,即640 Mbit·s-1,并且可以輸出640 MHz的數(shù)據(jù)時鐘。在綜合設置頁面中,沒有選中“Implement Serializer/Deserializer Circuitry In Logic Cells”,就表示用到了LVDS Serdes硬核。圖2所示數(shù)據(jù)率為640Mbit·s-1,輸出時鐘為640MHz。

          b.JPG


          需要注意的是,Altlvds發(fā)送模塊在對數(shù)據(jù)進行并轉(zhuǎn)串輸出時,會對輸入數(shù)據(jù)的順序進行重新排列,例如:輸入8位并行數(shù)據(jù),設置2 channels×4,則輸入數(shù)據(jù)分為2組即2個通道,每組4 bit,如圖3所示。

          c.JPG


          從圖3可以看出,8位輸人數(shù)據(jù)分為2個通道,每個通道4 bit,輸出數(shù)據(jù)時,第一個輸出的2 bit數(shù)為第一個通道的最高位和第二個通道的最高位分別作輸出的高位和低位,第二個輸出的數(shù)為第一個通道的次高位和第二個通道的次高位組合,以此類推。
          當設置的串行化因子為2時,Altivds_tx模塊會自動變成DDR工作模式。

          fpga相關文章:fpga是什么



          上一頁 1 2 3 4 下一頁

          關鍵詞: FPGA LVDS 接口應用

          評論


          相關推薦

          技術(shù)專區(qū)

          關閉