日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的LVDS接口應(yīng)用

          基于FPGA的LVDS接口應(yīng)用

          作者: 時間:2012-02-24 來源:網(wǎng)絡(luò) 收藏

          再發(fā)送225 MHz的I、Q波形數(shù)據(jù),輸出波形及頻譜如圖11和圖12所示。

          本文引用地址:http://yuyingmama.com.cn/article/190723.htm

          f.JPG


          在225 MHz時,其雜散抑制可達-36.8 dB。
          以下時鐘相位的偏移對數(shù)據(jù)的影響,將c0和sclkout0相偏設(shè)置為0°。
          仍由DSP發(fā)送100 MHz的I、Q波形數(shù)據(jù),輸出如圖13所示,可以看出數(shù)據(jù)質(zhì)量變差。

          g.JPG


          如圖14所示,DSP發(fā)送225 MHz的I、Q波形數(shù)據(jù)的情況。
          從圖中看出,在225 MHz時時域波形質(zhì)量較差,DSP發(fā)送的數(shù)據(jù)已是不能正確讀出??梢钥闯鲈诟咚贁?shù)據(jù)傳輸時,數(shù)據(jù)和時鐘的同步很重要,正確調(diào)整時鐘數(shù)據(jù)的相偏才能保證數(shù)據(jù)的正確傳輸。
          由實驗結(jié)果可以看出,在正確的時鐘相位下,波形數(shù)據(jù)以640 Mbit·s-1的數(shù)據(jù)率正確的送至DAC,波形和頻譜質(zhì)量良好,通過_TX接口模塊的應(yīng)用,簡單方便地實現(xiàn)了高速數(shù)據(jù)接口電路并輸出高速信號,解決了高速時鐘與數(shù)據(jù)的同步問題。

          5 結(jié)束語
          接口技術(shù)的優(yōu)越性能使其在大型高速數(shù)據(jù)處理傳輸系統(tǒng)中的應(yīng)用越來越廣泛。介紹了基于的LVDS_TX模塊在DAC系統(tǒng)中的應(yīng)用,實現(xiàn)了高速LVDS數(shù)據(jù)的傳輸,應(yīng)用時應(yīng)要注意:LVDS并串轉(zhuǎn)換時,數(shù)據(jù)bit位的順序問題,正確相應(yīng)的輸入數(shù)據(jù)排列才能得到正確的輸出數(shù)據(jù),同時,無論是使用LVDS模塊內(nèi)部時鐘還是外部時鐘,都要注意時鐘數(shù)據(jù)相位的正確調(diào)整,以便使數(shù)據(jù)與時鐘準(zhǔn)確對齊同步,從而得到正確良好的輸出數(shù)據(jù)波形。

          fpga相關(guān)文章:fpga是什么



          上一頁 1 2 3 4 下一頁

          關(guān)鍵詞: FPGA LVDS 接口應(yīng)用

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉