日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> asic ip核

          asic ip核 文章 最新資訊

          常見問題解答:賽靈思采用首個ASIC級UltraScale可編程架構(gòu)

          • 1. 賽靈思將在2013年7月10日宣布推出什么產(chǎn)品? 賽靈思宣布20nm兩項新的行業(yè)第一,延續(xù)28nm工藝節(jié)點上一系列業(yè)界創(chuàng)新優(yōu)勢: middot; 賽靈思宣布開始投片半導(dǎo)體行業(yè)首款20nm器件以及投片PLD行業(yè)首款20nm All
          • 關(guān)鍵字: UltraScale  ASIC  賽靈思  可編程    

          基于Altera浮點IP核實現(xiàn)浮點矩陣相乘運算的改進(jìn)設(shè)計

          • 嵌入式計算作為新一代計算系統(tǒng)的高效運行方式,應(yīng)用于多個高性能領(lǐng)域,如陣列信號處理、核武器模擬、計算流體動力學(xué)等。在這些科學(xué)計算中,需要大量的浮點矩陣運算。而目前已實現(xiàn)的浮點矩陣運算是直接使用VHDL語言編
          • 關(guān)鍵字: Altera  浮點  IP核  點矩陣    

          ALTECC_DECODER IP核的IEEE 1500 Wrapper設(shè)計

          • 摘要 IP核的廣泛應(yīng)用提高了電路集成的效率。由于眾多功能各異的IP核集成在電路中,完善的測試機制是確保其正常工作的前提。因此,如何對IP核進(jìn)行測試成為復(fù)用IP核技術(shù)必須解決的問題。IEEE Std 1500提供了IP核的測試
          • 關(guān)鍵字: IP核  IEEE 1500 Wrapper  Hamming碼  

          在系統(tǒng)設(shè)計中的如何選擇半導(dǎo)體器件:ASIC,還是FPGA?

          • 作為一個系統(tǒng)設(shè)計工程師,經(jīng)常會遇到這個問題:是選用ASIC還是FPGA?讓我們來看一看這兩者有什么不同。所謂ASIC,是專用集成電路(Application Specific Integrated Circuit)的簡稱,電子產(chǎn)品中,應(yīng)用非常廣泛。ASIC的
          • 關(guān)鍵字: FPGA  ASIC  系統(tǒng)設(shè)計  成本因素  

          ASIC、ASSP、SoC和FPGA到底有何區(qū)別?

          • 我經(jīng)常收到關(guān)于各類設(shè)備之間的差異的問題,諸如ASIC、ASSP、SoC和FPGA之間的區(qū)別問題。例如是SoC是ASIC嗎?或ASIC是SoC嗎?ASIC和ASSP之間的區(qū)別是什么?以及高端FPGA應(yīng)該歸類為SoC嗎?這里有幾個難題,至少技術(shù)和術(shù)語隨
          • 關(guān)鍵字: ASIC    ASSP    SoC    FPGA  

          智原發(fā)表PowerSlash(TM)硅智財于聯(lián)電55奈米超低功耗製程支援物聯(lián)網(wǎng)應(yīng)用開發(fā)

          •   聯(lián)華電子今(12日)與ASIC設(shè)計服務(wù)暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)共同發(fā)表智原科技于聯(lián)電55奈米超低功耗製程(55ULP)的PowerSlash™基礎(chǔ)IP方案。智原PowerSlash™與聯(lián)電製程技術(shù)相互結(jié)合設(shè)計,為超低功耗的無線應(yīng)用需求技術(shù)進(jìn)行優(yōu)化,滿足無線物聯(lián)網(wǎng)產(chǎn)品的電池長期壽命需求。   智原科技行銷暨投資副總于德旬表示:「物聯(lián)網(wǎng)應(yīng)用建構(gòu)過程中,效能往往受制于低功耗技術(shù)。而今透過聯(lián)電55奈
          • 關(guān)鍵字: 聯(lián)華電子  ASIC  

          基于FPGA IP核的FFT實現(xiàn)與改進(jìn)

          • 摘要 利用FPGA IP核設(shè)計了一種快速、高效的傅里葉變換系統(tǒng)。針對非整數(shù)倍信號周期截斷所導(dǎo)致的頻譜泄露問題,提出了一種通過時輸入信號加窗處理來抑制頻譜泄露的方法。利用Modelsim和Matlab對設(shè)計方案進(jìn)行了仿真,同
          • 關(guān)鍵字: FFT  FPGA  IP核  加窗處理  

          基于Avalon總線SHT11溫濕度傳感器自定義IP核的開發(fā)

          • SOPC(System On a Programmable Chip,可編程芯片系統(tǒng))就是在一個可編程芯片上實現(xiàn)一個電子系統(tǒng)的技術(shù)。SOPC是可編程邏輯器件技術(shù)和SoC(System on Chip)技術(shù)發(fā)展與
          • 關(guān)鍵字: Avalon總線  SHT11  溫濕度傳感器  IP核   

          基于EDA技術(shù)的電子設(shè)計要點

          • 數(shù)字化是電子設(shè)計發(fā)展的必然趨勢,EDA 技術(shù)綜合了計算機技術(shù)、集成電路等在不斷向前發(fā)展,給電子設(shè)計領(lǐng)域帶來了一種全新的理念。本文筆者首先簡
          • 關(guān)鍵字: EDA  ASIC  

          一種CORDIC協(xié)處理器核的設(shè)計與實現(xiàn)

          • 一種CORDIC協(xié)處理器核的設(shè)計與實現(xiàn), 隨著航天技術(shù)的發(fā)展,航天任務(wù)對于導(dǎo)航計算機的性能要求越來越高。導(dǎo)航計算機除了要對傳感器數(shù)據(jù)進(jìn)行采集,與控制系統(tǒng)進(jìn)行實時通訊,還要能進(jìn)行實時的計算。盡管目前航天任務(wù)中使用的處理器芯片性能越來越強,但大多
          • 關(guān)鍵字: FPGA  IP核  CORDIC  協(xié)處理器  

          適用于FPGA、GPU和ASIC系統(tǒng)的電源管理

          • 本文通過列舉Altera 公司的 20nm Arria 10 FPGA 和 Arria 10 SoC (片上系統(tǒng)) 開發(fā)電路板的電源管理解決方案,分析了對于FPGA、GPU 或 ASIC 控制的系統(tǒng)中電源管理帶來的挑戰(zhàn),并指出通過使用 LTPowerCAD 和 LTPowerPlanner 這類工具,可以大大簡化對負(fù)載點穩(wěn)壓器以及各部分分析結(jié)果的映射任務(wù)。
          • 關(guān)鍵字: 電源管理  FPGA  GPU  ASIC  201609  

          智原榮獲ISO9001 Plus品質(zhì)知識典范獎,高經(jīng)營品質(zhì)打造設(shè)計服務(wù)

          •   ASIC 設(shè)計服務(wù)暨 IP 研發(fā)銷售領(lǐng)導(dǎo)廠商-智原科技(Faraday Technology, TAIEX: 3035)于日前獲頒 ISO9001 Plus 典范獎項。ISO9001:2015是ISO 15年來最大改版,能成為首批獲得SGS專業(yè)驗證的廠商,是對智原在品質(zhì)承諾、經(jīng)營與職能發(fā)展表現(xiàn)上的高度肯定和最具體驗證。   智原科技成立于1993年,累積20余年在 IP (矽智財)與 ASIC 設(shè)計服務(wù)的豐富經(jīng)驗,不但自主產(chǎn)出了3,000多支的 IP,更有2,000多個專案的成功量產(chǎn)經(jīng)驗,客戶遍及臺
          • 關(guān)鍵字: ASIC  智原科技  

          智原和聯(lián)電發(fā)表28HPC(U) 12.5G SerDes PHY IP解決方案

          •   聯(lián)華電子今(3日) 與 ASIC 設(shè)計服務(wù)暨 IP 研發(fā)銷售廠商智原科技共同發(fā)表智原科技于聯(lián)電28奈米 HPCU 工藝的可編程12.5Gbps SerDes PHY IP 方案。此次智原成功推出的 SerDes PHY,為聯(lián)電28奈米 High-K / Metal Gate 后閘極技術(shù)工藝平臺中一系列高速 I/O 解決方案的第一步。   藉由采用涵蓋1.25Gbps 到12.5Gbps 的可編程架構(gòu)技術(shù),此 SerDes PHY 能夠輕易支持10G/1G xPON 被動光纖網(wǎng)絡(luò)通訊設(shè)備。結(jié)合不同的
          • 關(guān)鍵字: 聯(lián)華電子  ASIC   

          Arasan推出支持TSMC 28納米HPC工藝的DPHY IP核

          •   Arasan今日宣布,其MIPI DPHY IP核Ver1.2版本即刻開始供貨,該版本在TSMC 28納米HPC工藝之上可支持高達(dá)2.5Gbps的速度。該IP產(chǎn)品將很快被移植到TSMC最新的HPC Plus工藝上。Arasan的MIPI DPHY IP核向下兼容以前的標(biāo)準(zhǔn)版本,需要時能夠以1.5Gbps或更低的速度運行。   Arasan提供的最新DPHY IP產(chǎn)品使用了全新的、正在申請專利的DPHY架構(gòu),該架構(gòu)為實現(xiàn)超低功耗和超小面積而優(yōu)化了DPHY設(shè)計。   “我們利用自己在DPH
          • 關(guān)鍵字: Arasan  IP核  

          數(shù)字電路(fpga/asic)設(shè)計入門之靜態(tài)時序分析

          •   靜態(tài)時序分析簡稱STA(Static Timming Analysis),它提供了一種針對大規(guī)模門級電路進(jìn)行時序驗證的有效方法。它指需要更具電路網(wǎng)表的拓?fù)?,就可以檢查電路設(shè)計中所有路徑的時序特性,測試電路的覆蓋率理論上可以達(dá)到100%,從而保證時序驗證的完備性;同時由于不需要測試向量,所以STA驗證所需時間遠(yuǎn)小于門級仿真時間。但是,靜態(tài)時序分析也有自己的弱點,它無法驗證電路功能的正確性,所以這一點必須由RTL級的功能仿真來保證,門級網(wǎng)表功能的正確性可以用門級仿真技術(shù),也可以用后面講到的形式驗證技術(shù)。值
          • 關(guān)鍵字: fpga  asic  靜態(tài)時序  
          共690條 11/46 |‹ « 9 10 11 12 13 14 15 16 17 18 » ›|
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473