日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > FPGA的DDS調頻信號研究與實現

          FPGA的DDS調頻信號研究與實現

          作者: 時間:2010-11-16 來源:網絡 收藏

          1 引言

          本文引用地址:http://yuyingmama.com.cn/article/191475.htm

            直接數字頻率合成器()技術,具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數字化便于單片集成、有利于降低成本、提高可靠性并便于生產等優(yōu)點。目前各大芯片制造廠商都相繼推出采用先進CMOS工藝生產的高性能和多功能的芯片,專用芯片采用了特定工藝,內部數字信號抖動很小,輸出信號的質量高。然而在某些場合,由于專用的DDS芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統(tǒng)的要求差距很大,這時如果用高性能的器件設計符合自己需要的DDS電路就是一個很好的解決方法,它的可重配置性結構能方便的實現各種復雜的調制功能,具有很好的實用性和靈活性。

            2DDS發(fā)生器框圖設計




          上一頁 1 2 下一頁

          關鍵詞: FPGA DDS 調頻信號

          評論


          相關推薦

          技術專區(qū)

          關閉