日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > FPGA實現(xiàn)時分多址的一種改進型方法

          FPGA實現(xiàn)時分多址的一種改進型方法

          作者: 時間:2011-03-17 來源:網(wǎng)絡 收藏

          2 的實現(xiàn)
          實驗所采用的是XILINX公司的SPARTAN 3E系列中的XC3SS00E芯片,該芯片的封裝是PQ208,芯片速度為-5,采用的程序開發(fā)語言是VHDL,綜合工具為XILINX公司的ISE 10.1,仿真工具采用的是ModelSim se 6.2。
          與理論算法對應,硬件實現(xiàn)的VHDL程序包括了以下幾個模塊。
          1.JPG
          使用芯片內(nèi)部的雙口RAM的IP核,通過例化IP核,利用一個雙口RAM有兩套讀寫地址,將程序的輸入輸出與雙口RAM的輸入輸出進行映射,則內(nèi)部電路將程序的輸入輸出連接到了雙口RAM的輸入輸出上。對程序的輸入輸出腳的操作相當于對雙口RAM進行操作。圖1是雙口RAM的VHDL代碼在Xilinx ISE中綜合后的寄存器傳輸級電路圖。

          2.JPG



          關鍵詞: FPGA 時分 多址 改進型

          評論


          相關推薦

          技術專區(qū)

          關閉