日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 網(wǎng)絡與存儲 > 設計應用 > 基于PSoC5 UDB的DMA傳輸

          基于PSoC5 UDB的DMA傳輸

          作者:田江學 時間:2012-04-16 來源:電子產(chǎn)品世界 收藏

            2), 配置

          本文引用地址:http://yuyingmama.com.cn/article/131359.htm

            配置成從datapath的FIFO處搬運數(shù)據(jù)到SRAM中,F(xiàn)IFO滿標志邊沿觸發(fā)。采用burst模式,每次burst 4個字節(jié)數(shù)據(jù),4個的配置相同。唯一要注意的是DMA的源地址和目的地址采用32位模式,并且分高16位和低16位,在PSoC5中datapath FIFO和SRAM不在同一個地址區(qū),所以其高16位地址(圖9的Base Addr)也不相同,要分別配置,如下圖9所示:  


          圖9, DMA地址和burst配置

            3), 在Creator中的原理圖

            將FIFO_8模塊和DMA模塊結(jié)合起來,用datapath FIFO的滿標志連接DMA的drq引腳,其原理圖如圖10所示:  


          圖10, DMA傳輸原理圖

            經(jīng)測試,該方案能穩(wěn)定的從外部采集數(shù)據(jù)并保存在SRAM中,當PSoC5的BUS_CLK為63MHz時其數(shù)據(jù)傳輸速度可達15MHz。


          上一頁 1 2 3 4 5 下一頁

          關(guān)鍵詞: 存儲器 DMA UDB

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉