日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 功耗

          功耗 文章 最新資訊

          一種具有內(nèi)置節(jié)電電路的繼電器驅(qū)動的低功耗設(shè)計

          •   多個繼電器線圈可由單電源供電,該電源必須大到足以同時驅(qū)動所有線圈。另外,這些繼電器被密集的排布在很小的區(qū)域內(nèi),設(shè)計時必需考慮線圈的功耗。繼電器線圈所需的吸合電壓遠高于其保持電壓。認識到這一點,就有
          • 關(guān)鍵字: 驅(qū)動  功耗  設(shè)計  繼電器  電路  內(nèi)置  節(jié)電  具有  

          視頻綜合集控系統(tǒng)實現(xiàn)低功耗高能效的原則

          •   部署大規(guī)模視頻綜合管理系統(tǒng)的挑戰(zhàn)  隨著視頻監(jiān)控系統(tǒng)闊步向海量資源分布和社會化應(yīng)用的方向推進,IP化、高清化、智能化的技術(shù)發(fā)展趨勢讓視頻監(jiān)控行業(yè)進入到一個全新的轉(zhuǎn)型時期。在傳統(tǒng)模擬視頻監(jiān)控系統(tǒng)實施大
          • 關(guān)鍵字: 高能  原則  功耗  實現(xiàn)  綜合  系統(tǒng)  視頻  

          采用統(tǒng)一功率格式的SoC的低功耗設(shè)計方案

          • 采用統(tǒng)一功率格式的SoC的低功耗設(shè)計方案,  為了幫助日益壯大的設(shè)計隊伍,EDA行業(yè)必須為設(shè)計人員提供能夠使整個流程順利執(zhí)行的自動化解決方案。這些解決方案必須對功率進行優(yōu)化,同時滿足所有其它的設(shè)計和市場要求,包括速度、成本和IC制造良率?! 」β蕟?/li>
          • 關(guān)鍵字: 功耗  設(shè)計  方案  SoC  格式  統(tǒng)一  功率  采用  

          FPGA架構(gòu)的功耗及影響功耗的用戶選擇方案

          • FPGA架構(gòu)的功耗及影響功耗的用戶選擇方案,  本文將介紹FPGA的功耗、流行的低功耗功能件以及影響功耗的用戶選擇方案,并探討近期的低功耗研究,以洞察高功率效率FPGA的未來趨勢?! 」牡慕M成部分  FPGA的功耗由兩部分組成:動態(tài)功耗和靜態(tài)功耗。信號給
          • 關(guān)鍵字: 功耗  選擇  方案  用戶  影響  架構(gòu)  FPGA  

          低功耗概述及特性優(yōu)勢

          • 低功耗概述及特性優(yōu)勢,  概述
               由于功耗敏感應(yīng)用大幅增加,加上功率預(yù)算日益緊張,低的系統(tǒng)功耗已成為越來越多應(yīng)用的需要。當(dāng)今,F(xiàn)PGA技術(shù)更多地用于低功耗設(shè)備,這使得降低系統(tǒng)功耗成為日益重要的挑戰(zhàn)。近年來,F(xiàn)PGA因為采用了能
          • 關(guān)鍵字: 優(yōu)勢  特性  概述  功耗  

          降低設(shè)備功耗的方法――精確測量

          • 精確的功耗測量和持續(xù)監(jiān)視產(chǎn)生的數(shù)據(jù)可以提交給本地數(shù)據(jù)和控制網(wǎng)絡(luò)。一旦數(shù)據(jù)到達網(wǎng)絡(luò),許多種經(jīng)過最低程度折中的功率消耗改進措施可以自動給出。實際上,這樣的數(shù)據(jù)網(wǎng)絡(luò)可以指導(dǎo)我們改善生活方式.
          • 關(guān)鍵字: 設(shè)備  功耗  方法  精確測量    

          電池供電裝置的低功耗設(shè)計

          •   從制造過程開始,一直到所有的應(yīng)用領(lǐng)域,極低功耗技術(shù)逐漸成為所有設(shè)計中必不可少的需求。對能源敏感的應(yīng)用,特別是必須以單顆電池提供連續(xù)數(shù)小時運作時間的產(chǎn)品,更需要加入超低功耗設(shè)計概念。要滿足這些要求,
          • 關(guān)鍵字: 設(shè)計  功耗  裝置  供電  電池  

          FPGA架構(gòu)的功耗(圖)

          • 減少FPGA的功耗可帶來許多好處,如提高可靠性、降低冷卻成本、簡化電源和供電方式、延長便攜系統(tǒng)的電池壽命等。無損于性能的低功耗設(shè)計既需要有高功率效率的FPGA架構(gòu),也需要有能駕馭架構(gòu)組件的良好設(shè)計規(guī)范。
          • 關(guān)鍵字: FPGA  架構(gòu)  功耗    

          基于Freeze技術(shù)的低功耗設(shè)計

          • 基于Freeze技術(shù)的低功耗設(shè)計,由于更嚴(yán)格的功耗限制、規(guī)范和標(biāo)準(zhǔn)要求,系統(tǒng)設(shè)計師現(xiàn)在比什么時候都關(guān)注功耗問題。對于下一代的設(shè)計,功耗預(yù)算通常得到穩(wěn)定的控制,或者降低,但卻增加了更多的特性和處理能力需求。通常,盡管產(chǎn)品特性和性能需求不
          • 關(guān)鍵字: 設(shè)計  功耗  技術(shù)  Freeze  基于  

          基于絕熱邏輯的低功耗乘法器電路設(shè)計

          • 基于絕熱開關(guān)理論的能量回收邏輯與傳統(tǒng)的靜態(tài)CM0s邏輯相比,能夠大大減少電路的功率消耗。這里介紹了一種使用單相正弦電源時鐘的能量回收邏輯,分別用靜態(tài)CMOS邏輯和這種能量回收邏輯設(shè)計,并仿真了一個兩位乘法器電路,比較了這兩種電路的性能。研究表明,采用能量回收邏輯設(shè)計的乘法器顯著降低了電路的功率消耗。
          • 關(guān)鍵字: 電路設(shè)計  法器  功耗  邏輯  基于  

          嵌入式低功耗射頻/紅外轉(zhuǎn)換控制器的研制

          • 嵌入式低功耗射頻/紅外轉(zhuǎn)換控制器的研制,用超低功耗的微控制器 MSP430F1121設(shè)計一個嵌入式低功耗的射頻/紅外轉(zhuǎn)換控制器,該控制器完全由中斷事件驅(qū)動,在等待用戶按鍵或未接收到無線遙控信號時,系統(tǒng)功耗僅為0.1μA。該控制器能夠?qū)崿F(xiàn)紅外遙控信號的自學(xué)習(xí)及紅外-射頻信號的自動轉(zhuǎn)換功能,完成對紅外遙控設(shè)備的控制,實驗結(jié)果表明:該設(shè)計方案能夠有效地將無線遙控信號轉(zhuǎn)變?yōu)榧t外遙控信號,并進行有效的控制。
          • 關(guān)鍵字: 控制器  研制  轉(zhuǎn)換  紅外  功耗  射頻  嵌入式  編解碼器  

          一種低溫漂低功耗的簡易帶隙基準(zhǔn)電壓設(shè)計

          • 電壓基準(zhǔn)在模擬電路中提供一個受電源或溫度等影響較小的參考電壓,以保證整個電路正常工作。設(shè)計了一種低溫漂低功耗帶隙基準(zhǔn)電壓源,采用不受電源影響的串聯(lián)電流鏡做偏置,利用PTAT電壓的正向溫度系數(shù)和基極發(fā)射極電壓的負向溫度系數(shù)特性,以適當(dāng)?shù)南禂?shù)加權(quán)構(gòu)造零溫度系數(shù)的電壓量。該設(shè)計避開了運放的應(yīng)用,結(jié)構(gòu)簡易,原理清晰,便于入門級的同學(xué)在短時間內(nèi)學(xué)習(xí)掌握。0~70℃范圍內(nèi),溫漂系數(shù)為16.4 ppm/℃。供電電壓在5~6 V范圍內(nèi)變化時,電源抑制比達57.7 dB??傒敵鲈肼暈?40.3μV,功耗為300.6 μW。
          • 關(guān)鍵字: 電壓  設(shè)計  基準(zhǔn)  簡易  功耗  低溫  

          FPGA的功耗概念與低功耗設(shè)計研究

          • 隨著半導(dǎo)體工藝的飛速發(fā)展和芯片工作頻率的提高,芯片的功耗迅速增加,而功耗增加又導(dǎo)致芯片發(fā)熱量的增大和可靠性的下降。因此,功耗已經(jīng)成為深亞微米集成電路設(shè)計中的一個重要考慮因素。本文圍繞FPGA功率損耗的組成和產(chǎn)生原理,從靜態(tài)功耗、動態(tài)功耗兩大方面出發(fā),分析了影響FPGA功率耗散的各種因素,并通過Actel產(chǎn)品中一款低功耗的FPGA進一步進行說明。最后提出了在FPGA低功耗設(shè)計中的一些問題。
          • 關(guān)鍵字: FPGA  功耗  概念  低功耗設(shè)計    

          基于MSP430的無線傳感器低功耗設(shè)計

          • 0 引言   無線傳感器網(wǎng)絡(luò)是由多個帶有傳感器、數(shù)據(jù)處理單元和通信模塊的節(jié)點組織而成的網(wǎng)絡(luò),因為在軍事、工業(yè)、醫(yī)療、農(nóng)業(yè)等領(lǐng)域的巨大應(yīng)用前景而成為近年來的研究熱點。由于無線傳感器節(jié)點通常工作在人們難以觸及
          • 關(guān)鍵字: 功耗  設(shè)計  傳感器  無線  MSP430  基于  

          基于CS42L37設(shè)計的低功耗音頻CODEC技術(shù)

          • CS42L37是高度集成的低功耗音頻和電話CODEC,主要用于手持應(yīng)用如智能手機和超小型移動計算機. CS42L37具有靈活的時鐘架構(gòu),時鐘頻率有6, 12, 24, 13, 26, 19.2, 或38.4 MHz,具有立體聲ADC,支持雙路模擬或數(shù)字MIC,雙路M
          • 關(guān)鍵字: CODEC  技術(shù)  音頻  功耗  CS42L37  設(shè)計  基于  
          共459條 20/31 |‹ « 18 19 20 21 22 23 24 25 26 27 » ›|

          功耗介紹

          定義   功率的損耗,指設(shè)備、器件等輸入功率和輸出功率的差額。功率的損耗。電路中通常指元、器件上耗散的熱能。有時也指整機或設(shè)備所需的電源功率。   功耗同樣是所有的電器設(shè)備都有的一個指標(biāo),指的是在單位時間中所消耗的能源的數(shù)量,單位為W。不過復(fù)印機和電燈不同,是不會始終在工作的,在不工作時則處于待機狀態(tài),同樣也會消耗一定的能量(除非切斷電源才會不消耗能量)。因此復(fù)印機的功耗一般會有兩個,一個是 [ 查看詳細 ]

          熱門主題

          超低功耗    低功耗RS-485    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473