日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于FPGA的任意分頻器設計

          基于FPGA的任意分頻器設計

          作者: 時間:2014-08-15 來源:網(wǎng)絡 收藏

            1、前言

          本文引用地址:http://yuyingmama.com.cn/article/261789.htm

            設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(huán)(如Altera的,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現(xiàn)方法仍然非常流行。首先這種方法可以節(jié)省鎖相環(huán)資源,再者這種方式只消耗不多的邏輯單元就可以達到對時鐘的操作目的。

            2、整數(shù)倍的設計

            2.1 偶數(shù)倍分頻

            偶數(shù)倍的實現(xiàn)非常簡單,只需要一個計數(shù)器進行計數(shù)就能實現(xiàn)。如需要N分頻器(N為偶數(shù)),就可以由待分頻的時鐘觸發(fā)計數(shù)器進行計數(shù),當計數(shù)器從0計數(shù)到N/2-1時,將輸出時鐘進行翻轉(zhuǎn),并給計數(shù)器一個復位信號,以使下一個時鐘開始從零計數(shù)。以此循環(huán),就可以實現(xiàn)偶數(shù)倍分頻。以10分頻為例,相應的verilog代碼如下:

            regclk_div10;

            reg [2:0]cnt;

            always@(posedge clk or posedge rst) begin

            if(rst)begin //復位

            cnt<=0;

            clk_div10<=0;

            end

            elseif(cnt==4) begin

            cnt<=0; //清零

            clk_div10<=~clk_div10; //時鐘翻轉(zhuǎn)

            end

            else

            cnt<=cnt+1;

            end

            2.2 奇數(shù)倍分頻

            奇數(shù)倍分頻因占空比不同,主要有以下兩種方法。對于非50%占空比的分頻,與偶數(shù)倍分頻類似,只需要一個計數(shù)器就能實現(xiàn)特定占空比的時鐘分頻。如需要1/11占空比的十一分頻時鐘,可以在計數(shù)值為9和10時均進行時鐘翻轉(zhuǎn),該方法也是產(chǎn)生抽樣脈沖的有效方法。相應的verilog代碼如下:

            always @(posedge clk or posedge rst) begin

            if(rst)begin //復位

            cnt<=0;

            clk_div11<=0;

            end

            elseif(cnt==9) begin

            clk_div11<=~clk_div11; //時鐘翻轉(zhuǎn)

            cnt<=cnt+1; //繼續(xù)計數(shù)

            end

            elseif(cnt==10) begin

            clk_div11<=~clk_div11; //時鐘翻轉(zhuǎn)

            cnt<=0; //計數(shù)清零

            end

            else

            cnt<=cnt+1;

            end

            對于50%奇數(shù)分頻器的設計,用到的思維是錯位半個時鐘并相或運算。具體實現(xiàn)步驟如下:分別利用待分頻時鐘的上升沿與下降沿進行((N-1)/2)/N分頻,最后將這兩個時鐘進行或運算即可。以三分頻為例,相應的電路原理圖和時序仿真圖如圖1和圖2所示,相應代碼如下:

            reg clk1;

            reg[1:0]cnt1;

            always@(posedge clk or posedge rst) begin

            if(rst)begin //復位

            cnt1<=0;

            clk1<=0;

            end

            elseif(cnt1==1) begin

            clk1<=~clk1; //時鐘翻轉(zhuǎn)

            cnt1<=cnt1+1; //繼續(xù)計數(shù)

            end

            elseif(cnt1==2) begin

            clk1<=~clk1; //時鐘翻轉(zhuǎn)

            cnt1<=0; //計數(shù)清零

            end

            else

            cnt1<=cnt1+1;

            end

            reg clk2;

            reg[1:0]cnt2;

            always@(negedge clk or posedge rst) begin

            if(rst)begin //復位

            cnt2<=0;

            clk2<=0;

            end

            elseif(cnt2==1) begin

            clk2<=~clk2; //時鐘翻轉(zhuǎn)

            cnt2<=cnt2+1; //繼續(xù)計數(shù)

            end

            elseif(cnt2==2) begin

            clk2<=~clk2; //時鐘翻轉(zhuǎn)

            cnt2<=0; //計數(shù)清零

            end

            else

            cnt2<=cnt2+1;

            end

            assignclk_div3=clk1 | clk2; //或運算

            

           

            圖1 50%占空比的三分頻電路原理圖

            

           

            圖2 50%占空比的三分頻時序仿真圖

          fpga相關文章:fpga是什么


          分頻器相關文章:分頻器原理
          塵埃粒子計數(shù)器相關文章:塵埃粒子計數(shù)器原理
          鎖相環(huán)相關文章:鎖相環(huán)原理
          全息投影相關文章:全息投影原理

          上一頁 1 2 下一頁

          關鍵詞: FPGA 分頻器 PLL

          評論


          相關推薦

          技術專區(qū)

          關閉