日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 測試測量 > 設計應用 > 基于FPGA的2M誤碼測試儀系統(tǒng)的設計方案

          基于FPGA的2M誤碼測試儀系統(tǒng)的設計方案

          作者: 時間:2009-12-10 來源:網(wǎng)絡 收藏

            3.3 測試序列發(fā)送模塊的軟件設計

            測試序列采用m序列時,ITU建議用于數(shù)據(jù)傳輸設備測量誤碼的m序列的周期是511,其特征多項式(本原多項式)建議采用f(x)=x9+x5+1,本文應用移位寄存器理論從本原多項式出發(fā)來產(chǎn)生m序列,本原多項式是f(x)=x9+x5+1的m序列的VHDL語言編程如下:

          語言編程

          語言編程

            在Ahera的Quaaus II開發(fā)平臺下,本原多項式f(x)=x9+x5+1的m序列的仿真波形如圖7所示。

          仿真波形



          評論


          相關推薦

          技術(shù)專區(qū)

          關閉