日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 測試測量 > 設(shè)計(jì)應(yīng)用 > 一種基于DDS的電路板檢測儀信號源設(shè)計(jì)

          一種基于DDS的電路板檢測儀信號源設(shè)計(jì)

          作者: 時(shí)間:2010-11-24 來源:網(wǎng)絡(luò) 收藏

            3.2 硬件驗(yàn)證

            為了能夠更清晰地分析電路,采用DE2-70開發(fā)板結(jié)合SignalTapⅡ型嵌入式邏輯分析儀對設(shè)計(jì)進(jìn)行實(shí)時(shí)的硬件驗(yàn)證。首先對頂層電路圖做部分修改,主要是進(jìn)行管腳設(shè)定。將修改后的頂層文件下載到DE2-70中,通過SignalTapⅡ型嵌入式邏輯分析儀實(shí)時(shí)觀測輸出波形,如圖7所示。SignalTapⅡ所能顯示的被測信號的時(shí)間長度為T,計(jì)算公式如下:

            式中:N為SignalTapⅡ的緩存中存儲(chǔ)的采樣點(diǎn)數(shù),Ts為SignalTapⅡ采樣時(shí)鐘的周期。由圖7和式(3)可得出表1所示結(jié)論。

            產(chǎn)生誤差的主要原因有兩方面,一是截?cái)嗾`差,ROM查找表的地址輸入是相位累加器的高11位;二是正弦波量化引入的誤差,將正弦信號量化為二進(jìn)制數(shù)必然引起誤差。

            4 結(jié)語

            通過對電路的功能仿真和硬件驗(yàn)證,可以看出DDS可以有效地產(chǎn)生所需波形信號。較傳統(tǒng)的信號發(fā)生器,可以減小體積、降低功耗、提高可靠性和靈活性并縮短了開發(fā)周期,具有較高的實(shí)用價(jià)值。


          上一頁 1 2 3 4 5 下一頁

          關(guān)鍵詞: DDS 信號源 電路板檢測儀 FPGA

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉