日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 一種基于FPGA的NoC驗證平臺的構(gòu)建

          一種基于FPGA的NoC驗證平臺的構(gòu)建

          作者: 時間:2010-05-10 來源:網(wǎng)絡(luò) 收藏

          在相同的流量模型-均勻地址

            3)誤碼統(tǒng)計 表l給出了誤碼個數(shù)統(tǒng)計表,這里所設(shè)計的是有保障服務(wù),因此,在運行過程中并不產(chǎn)生誤碼。驗證結(jié)果與實際設(shè)計相一致。

          誤碼個數(shù)統(tǒng)計表

            4 結(jié)束語

            本文提出了一種基于。詳細討論了該硬件平臺和NoC軟件的基本功能,并闡述了TG/R,MPU,MPI以及NoC軟件的可重用性等特點。通過一個實例仿真驗證的結(jié)果說明了該的基本功能和優(yōu)越性。目前正在開發(fā)不同參數(shù)化的流量模型,以便將該平臺用于對各種不同NoC的驗證。


          上一頁 1 2 3 4 5 下一頁

          關(guān)鍵詞: FPGA NoC 驗證平臺

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉