日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > Cadence率先推出業(yè)內(nèi)首款LPDDR6/5X 14.4Gbps內(nèi)存IP,為新一代AI基礎架構助力

          Cadence率先推出業(yè)內(nèi)首款LPDDR6/5X 14.4Gbps內(nèi)存IP,為新一代AI基礎架構助力

          —— 集成的子系統(tǒng),已針對包括小芯片(chiplet)在內(nèi)的客戶應用進行優(yōu)化
          作者: 時間:2025-07-16 來源:EEPW 收藏

          楷登電子(美國 公司)近日宣布業(yè)內(nèi)首個 /5X 內(nèi)存 IP 系統(tǒng)解決方案完成流片。該解決方案已經(jīng)過優(yōu)化,運行速率高達 14.4Gbps,比上一代 LPDDR DRAM 快 50%。全新的 ? /5X 內(nèi)存 IP 系統(tǒng)解決方案是擴展 AI 基礎架構的關鍵驅(qū)動因素。經(jīng)過擴展之后,AI 基礎架構可以適應新一代 AI LLM、代理 AI 及其他垂直領域計算密集型工作負載對于內(nèi)存帶寬和容量的需求。在這方面, 目前正在與領先的 AI、高性能計算(HPC)和數(shù)據(jù)中心客戶進行多項合作。

          1752637849351828.png

          Cadence /5X system solution example

          Cadence 滿足 JEDEC LPDDR6/5X 標準的 IP 包括先進的 PHY 架構和高性能控制器,旨在最大限度地改善功耗、性能和面積(PPA),同時支持 LPDDR6 和 LPDDR5X DRAM 協(xié)議,以實現(xiàn)更高的靈活性。該解決方案利用 Cadence Chiplet 框架,支持原生集成到傳統(tǒng)單片 SoC 和多芯片系統(tǒng)架構中,從而實現(xiàn)異構 Chiplet 集成。包含上一代 LPDDR 的 Chiplet 框架已于 2024 年成功流片。

          Cadence 高級副總裁兼芯片解決方案事業(yè)部總經(jīng)理 Boyd Phelps 表示:“數(shù)據(jù)中心從 HPC 計算虛擬化進化到大規(guī)模 AI 訓練和推理,推動了 AI 基礎架構的大規(guī)模建設,在此背景下,必須思考如何通過內(nèi)存接口實現(xiàn)高效的數(shù)據(jù)移動。LPDDR6 已成為加速計算的關鍵推動因素,可提供高效執(zhí)行 AI 推理所需的速度、帶寬、功耗配置和容量。憑借此次流片,Cadence 將繼續(xù)保持我們在內(nèi)存 IP 領域的卓越地位,提供業(yè)界首款以集成子系統(tǒng)形式交付的 LPDDR6 方案,并針對客戶應用進行了優(yōu)化?!?/p>

          完整的 PHY 和控制器內(nèi)存系統(tǒng)采用全新高性能、可擴展且適應性強的架構,該架構基于 Cadence 久經(jīng)考驗且大獲成功的 DDR5 12.8Gbps、LPDDR5X 10.7Gbps 和 GDDR7-36G 產(chǎn)品線。作為 Cadence 全新 LPDDR6 IP 產(chǎn)品線的首款產(chǎn)品,它支持 LPDDR6 和 LPDDR5X 標準,包括 LPDDR5X CAMM2。

          此先進的 LPDDR6/5X 內(nèi)存 IP 系統(tǒng)解決方案適用于 AI、移動、消費電子、企業(yè) HPC 和云數(shù)據(jù)中心市場,可為具有各種性能、容量和成本目標的最終產(chǎn)品提供更大的靈活性,確保長時間的生產(chǎn)運行。LPDDR6/5X PHY 可針對不同的封裝和系統(tǒng)拓撲進行定制,并可作為插入式硬核提供。這能確??焖倏煽康募桑簿鸵馕吨涌焐鲜兴俣?。

          Cadence LPDDR6/5X 控制器包含一套完整的行業(yè)標準和先進的內(nèi)存接口功能,例如支持 Arm? AMBA? AXI 總線。內(nèi)存控制器作為 RTL 軟核提供,以便在功能、功耗、面積和性能方面提供更大的靈活性。

          Cadence LPDDR6 解決方案包含 LPDDR6 內(nèi)存模型,允許工程師執(zhí)行全面的驗證,并確保系統(tǒng)級芯片(SoC)設計與最新的 JEDEC 接口標準兼容,幫助他們盡快采用這項新技術。LPDDR6 內(nèi)存模型包括一套完整的協(xié)議檢查、功能覆蓋和驗證計劃。

          新的 LPDDR6/5X IP 是 Cadence 全面的內(nèi)存 IP 系統(tǒng)解決方案系列的最新成員,該系列產(chǎn)品還包括 DDR、GDDR 和 HBM。Cadence 內(nèi)存 IP 采用公司卓越的模擬/混合信號設計工具進行設計。當與 Cadence 基于 UCIe? 的 Chiplet 框架結合使用時,新的 LPDDR6/5X IP 和 Cadence 其他先進的內(nèi)存和接口 IP 可提供一個優(yōu)化的解決方案,支持快速的 Chiplet 實現(xiàn)。


          評論


          相關推薦

          技術專區(qū)

          關閉