日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 網(wǎng)絡與存儲 > 新品快遞 > 業(yè)界首款3nm數(shù)據(jù)基礎設施芯片發(fā)布

          業(yè)界首款3nm數(shù)據(jù)基礎設施芯片發(fā)布

          作者: 時間:2023-04-23 來源:TechNews科技新報 收藏

          近日,美國IC設計公司正式發(fā)布了基于臺積電3納米打造的資料中心芯片,而這也是業(yè)界首款數(shù)據(jù)芯片。

          本文引用地址:http://yuyingmama.com.cn/article/202304/445881.htm

          據(jù)臺積電此前介紹,相較于5nm制程,制程的邏輯密度將增加約70%,在相同功耗下速度提升10-15%,或者在相同速度下功耗降低25-30%。

          臺積電3納米芯片可用于新產(chǎn)品設計,包括基礎IP構建塊,112G XSR SerDes(串行器/解串行器)、Long Reach SerDes、PCIe Gen 6 PHY/CXL 3.0 SerDes和240 Tbps并行芯片到芯片互連等。

          所說,SerDes和并行互連充當高速通道,用于chiplet芯片或矽組件間交換數(shù)據(jù)。與2.5D和3D封裝一起,這些技術將消除系統(tǒng)級瓶頸,以推動最復雜的半導體設計。此外,因超大規(guī)模資料中心機架可能包含數(shù)以萬計的SerDes鏈路,SerDes還有助減少引腳、走線和電路板空間,降低成本。

          官方數(shù)據(jù)顯示,新的并行芯片到芯片互連,可達成高達240Tbps聚合數(shù)據(jù)傳輸,比多芯片封裝可用替代方案快45%。換言之,互連傳輸速率相當于每秒下載萬部高清電影,盡管距離只有幾毫米或更短。

          將SerDes和互連技術整合至其旗艦硅解決方案中,包括Teralynx開關,PAM4和相干DSP,Alaska以太網(wǎng)物理層(PHY)設備、OCTEON處理器、Bravera儲存控制器、Brightlane汽車以太網(wǎng)芯片組和定制化ASIC等。轉向3納米可降低芯片和計算系統(tǒng)的成本和功耗,同時保持訊號完整性和性能。




          關鍵詞: 3nm 基礎設施 Marvell

          評論


          相關推薦

          技術專區(qū)

          關閉