日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > FPGA與DSPs高速互聯(lián)的方案

          FPGA與DSPs高速互聯(lián)的方案

          作者: 時(shí)間:2017-10-13 來(lái)源:網(wǎng)絡(luò) 收藏

          DSP與高速的數(shù)據(jù)傳輸有三種常用接口方式: EMIF, HPI 和 McBSP 方式。而采用 EMIF 接口方式, 利用 ( 現(xiàn)場(chǎng)可編程邏輯門陣列) 設(shè)計(jì) FIFO的接口電路,即可實(shí)現(xiàn)高速互聯(lián)。
          原來(lái)xilinx的網(wǎng)站上面就有現(xiàn)場(chǎng)的applicaTIon note,早應(yīng)該好好讀一下了。
          有興趣的朋友可以看看xapp753.pdf
          因?yàn)榫唧w的內(nèi)容我還沒(méi)有親自實(shí)踐,所以先附上一張框圖,請(qǐng)大家一起討論

          本文引用地址:http://yuyingmama.com.cn/article/201710/365630.htm



          關(guān)鍵詞: FPGA DSPs

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉