日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 802.11b中卷積碼和Viterbi譯碼的FPGA設(shè)計(jì)實(shí)現(xiàn)

          802.11b中卷積碼和Viterbi譯碼的FPGA設(shè)計(jì)實(shí)現(xiàn)

          作者: 時(shí)間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

          是一種重要的信道糾錯(cuò)編碼方式,其糾錯(cuò)性能通常優(yōu)于分組碼,目前(2,1,6)已廣泛應(yīng)用于無線通信系統(tǒng)中,算法能最大限度地發(fā)揮的糾錯(cuò)性能。闡述了802.11b中卷積碼的編碼及其方法,給出了編譯碼器的設(shè)計(jì)方法,并利用Verilog HDL硬件描述語言完成編譯碼器的FPGA實(shí)現(xiàn)。使用,在EP2C5T144C8芯片上完成了編譯碼器的硬件調(diào)試。

          802_11b中卷積碼和的FPGA設(shè)計(jì)實(shí)現(xiàn).pdf

          本文引用地址:http://yuyingmama.com.cn/article/201706/348998.htm


          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉