日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 業(yè)界動態(tài) > Cadence弄潮神經(jīng)網(wǎng)絡(luò),發(fā)布高性能DSP IP

          Cadence弄潮神經(jīng)網(wǎng)絡(luò),發(fā)布高性能DSP IP

          —— Cadence Tensilica Vision C5 DSP擅長視覺、雷達、融合傳感器計算
          作者:王瑩 時間:2017-05-26 來源:電子產(chǎn)品世界 收藏

          作者 王瑩

          本文引用地址:http://yuyingmama.com.cn/article/201705/359763.htm

            近日,發(fā)布了首款面向汽車、監(jiān)控、無人機和移動市場的,引起了業(yè)界的關(guān)注。 公司Tensilica事業(yè)部資深市場群總監(jiān)專程來到北京,向媒體介紹其特點。

            在神經(jīng)網(wǎng)絡(luò)的器件方面,英偉達主宰了通用GPU。此次 Tensilica發(fā)布的則是面向嵌入式芯片。

            通常其他友商的方案是面向一個卷積神經(jīng)網(wǎng)絡(luò)(CNN)層,而最新的Cadence Tensilica Vision C5 DSP由于可配置,可以面向多種CNN。因為CNN更新很快,但從拿到IP到芯片上市通常要兩三年時間,因此固化硬件的方案會導(dǎo)致不能滿足未來的需求變化,所以并不合適,而此次發(fā)布的DSP IP帶來了靈活性,適合嵌入式系統(tǒng)中的NN(神經(jīng)網(wǎng)絡(luò))實現(xiàn)。

            C5的一大亮點是計算能力可達1T MAC/s,而面積在1mm2以內(nèi)(注:16nm工藝)。如此高效率的原因之一是Cadence重新設(shè)計了NN加速器。通常的NN加速器中,HW(硬件) NN ACC(加速器)與Imaging(圖像)DSP、CPU或GPU的通訊/連接很繁瑣,可能占整個計算工作量的40%。此次發(fā)布的C5 DSP可以把上述兩種功能IP/HW合二為一。

            最近,也有FPGA公司推出視覺導(dǎo)向的神經(jīng)網(wǎng)絡(luò)方案,Cadence認為,相比FPGA方案,嵌入了IP的專用芯片/ASIC的功耗更低,大批量制造成本也更低。另外,F(xiàn)PGA支持的運行頻率較低,只有幾十MHz,而Vision C5可以支持幾百MHz的運行頻率。

            相比同是處理器IP廠商的Synopsys與CEVA,后兩者的CNN方案需要三部分:控制、Imaging處理器、HW NN ACC。Cadence此次發(fā)布的C5把后兩部分集成在一起,因此方案更為簡潔,同時提高了Imaging處理的效率。


            本文來源于《電子產(chǎn)品世界》2017年第6期第80頁,歡迎您寫論文時引用,并注明出處。



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉