日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 汽車電子 > 設計應用 > 基于FPGA的可調(diào)信號發(fā)生器

          基于FPGA的可調(diào)信號發(fā)生器

          作者: 時間:2010-08-03 來源:網(wǎng)絡 收藏

          4 編譯下載
          在將設計下載到DE2-70開發(fā)板進行驗證之前,首先要進行引腳鎖定,通過Assignments Editor依次對所有15個引腳進行鎖定,其中PIN_-AA23和PIN_AB26分別對應control[0]和control[l]DE2-70開發(fā)板上的SW0和SWl控制4種波形的選擇,具體引腳鎖定如圖5所示。


          將編譯產(chǎn)生的下載文件(.sof)配置進中,通過選擇DE2-70開發(fā)板的JTAG方式和USB BlasterⅡ編程線進行編程下載,為使用嵌入式邏輯分析儀實時測試所設計的做好準備。

          5 綜合分析
          SignalTapⅡ嵌入式邏輯分析儀提供了一種對器件進行實時測試的方法,它可以隨設計文件一起下載到目標芯片中,用以捕捉目標芯片中有關信號節(jié)點處的信息,而不影響芯片的正常工作。SignalTapⅡ?qū)y試得到的信號暫存于目標器件的片內(nèi)RAM中,再通過器件的JTAG端口和USBBlasterⅡ編程線將采得的信號傳出,以供計算機分析。
          下載成功后,設定DE2-70開發(fā)板的工作模式和恰當?shù)目刂菩盘?,使計?shù)器正常工作(inclock頻率設為750kHz),啟動SignalTapⅡ進行測試,通過改變輸入控制信號得到如圖6所示的4種信號波形圖。改變i的取值,可看到信號頻率也會隨之變化。

          6 結束語
          本設計充分利用具有的靜態(tài)可重復編程和動態(tài)可系統(tǒng)重構的特性,使得硬件功能像軟件一樣通過編程修改,從而提高開發(fā)效率,縮短研發(fā)周期。測試結果表明:系統(tǒng)軟件模擬數(shù)據(jù)和理論定制波形相吻合,頻率調(diào)節(jié)方便,僅在波形光滑程度上存在很小誤差,但這不影響設計結果、波形的觀察和測量以及該可調(diào)的使用。通過增加采樣點的數(shù)量及提高程序語句的精確與簡練度,可減少誤差影響。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉