日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 測試測量 > 設計應用 > 使用LabVIEW FPGA模塊設計IP核

          使用LabVIEW FPGA模塊設計IP核

          作者: 時間:2012-06-11 來源:網(wǎng)絡 收藏

          88.gif

          圖8:展示PWM發(fā)生器IP的使用方法的VI范例

          總結

          如果創(chuàng)建的IP代碼模塊靈活且易于使用,那么 IP代碼模塊可以在應用開發(fā)中提供顯著的優(yōu)勢和節(jié)約。該文檔所介紹的指導方針將有助于確保IP可以方便地復用并無須為單個應用進行定制處理。

          下面是在開發(fā)任何 IP過程中應當遵循的指導方針的總結列表:

          I/O資源不應嵌入在IP代碼模塊的框圖中。

          請勿在IP中使用項目引用的存儲器讀寫函數(shù)或FIFO讀寫函數(shù)。如可能,使用一個VI scoped存儲塊或FIFO( 8.20)。

          文檔化表述IP中存儲器(存儲器拓展例程存儲塊、FIFO和查詢表等)的所有使用。在IP的分布中包含任何存儲器拓展例程存儲塊VI。

          不要在IP中包含任何循環(huán)結構或等待/循環(huán)定時器函數(shù),除非這便是該IP的主要目標。

          在IP中使用局部變量存儲狀態(tài)信息。

          文檔化表述IP的任何非正常的定時行為。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉