日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的直接數(shù)字頻率合成技術設計

          基于FPGA的直接數(shù)字頻率合成技術設計

          作者: 時間:2009-08-28 來源:網絡 收藏

          2.3 DDS控制模塊設計

          DDS部分的系統(tǒng)控制是根據所需要的功能(如相位調制、幅度調制等)要求而設計的,這一點也是利用了FPGA的靈活性。其部分程序如下:

          COMPONENT ddsc IS \調用DDS主模塊

          ......

          END COMPONENT ;

          SIGNAL clkcnt :integer RANGE 4 DOWNTO 0;

          \\內部信號定義

          SIGNAL clk:std_logic;

          SIGNAL freqind:std_logic_vector(15 DOWNTO 0);

          BEGIN

          i_ddsc:ddsc \\調用DDS主模塊

          PORT MAP(clk=>clk,ddsout =>ddsout,freqin=>freqind);

          clk<=sclk; \\連接內部端口

          PROCESS (sclk)

          BEGIN

          IFsclk'event AND sclk='1'  THEN

          \\系統(tǒng)時鐘的上升沿觸發(fā)

          freqind<=fpin;

          END IF;

          3 結論

          本系統(tǒng)在頻率不高于100kHz時能產生精確的正弦波形,而且十分穩(wěn)定。由于基準時鐘為50MHz,且分辨率為16位,因此,該系統(tǒng)能產生的最低頻率為500Hz,若要產生更低頻率及更精確的波形,可以提高分辨率并相應減小基準時鐘,這在FPGA中實現(xiàn)起來相當容易。

          實踐證明:用FPGA設計DDS電路較采用專用DDS芯片更為靈活。因為,只要改變FPGA中的ROM數(shù)據,DDS就可以產生任意波形,因而具有相當大的靈活性。相比之下:FPGA的功能完全取決于設計需求,可以復雜也可以簡單,而且FPGA芯片還支持在系統(tǒng)現(xiàn)場升級,雖然在精度和速度上略有不足,但也能基本滿足絕大多數(shù)系統(tǒng)的使用要求。另外,將DDS設計嵌入到FPGA芯片所構成的系統(tǒng)中,其系統(tǒng)成本并不會增加多少,而購買專用芯片的價格則是前者的很多倍。因此,采用FPGA來設計DDS系統(tǒng)具有很高的性價比。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉