日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應用 > DCT域數(shù)字水印算法的FPGA實現(xiàn)

          DCT域數(shù)字水印算法的FPGA實現(xiàn)

          作者: 時間:2009-09-22 來源:網(wǎng)絡(luò) 收藏

          4 實驗結(jié)果
          在整個電路設(shè)計過程中,首先進行計算機Matlab仿真,驗證算法的正確性,然后以Xilinx公司的ISE9.1i可編程邏輯器件開發(fā)系統(tǒng)作為開發(fā)工具,采用可綜合的VHDL語言描述變換設(shè)計。使用Xilinx Spartan3 XC3S200完成整個電路設(shè)計,Spartan3系列器件嵌有18 bit×18 bit補碼乘法器和大量RAM塊,非常適合變換。在Xilinx公司集成設(shè)計環(huán)境ISE9.1i下,選用XC3S200-4FT256器件實現(xiàn)綜合和仿真,綜合后最高時鐘頻率達98.592 MHz。并對布局布線后的設(shè)計用Mentor Graphics公司的Modelsim SE6.1f進行仿真。表1給出2D-變換時器件的使用情況。

          本文引用地址:http://yuyingmama.com.cn/article/191921.htm

          器件的功能引腳示意圖,如圖4所示。其中,xin(7:0)為待轉(zhuǎn)換的8位數(shù)據(jù)輸入端,CLK為時鐘信號輸入端,RST為復位端,dct_2d(11: 0)為12位的DCT轉(zhuǎn)換結(jié)果,rdy_out是轉(zhuǎn)換結(jié)果就緒指示。DCT變換的邏輯功能如圖5所示的時序仿真波形。

          5 結(jié)論
          設(shè)計和實現(xiàn)一種基于DCT域的。DCT變換算法的實現(xiàn)是該設(shè)計中數(shù)字水印方案的關(guān)鍵算法之一。重點采用對水印算法DCT變換進行設(shè)計和仿真實驗。實驗結(jié)果表明該方案利用實現(xiàn)水印算法比用軟件實現(xiàn)法速度更快,性能更穩(wěn)定。


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: FPGA DCT 數(shù)字水印算法

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉