日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于CPLD/FPGA的多功能分頻器的設計與實現(xiàn)

          基于CPLD/FPGA的多功能分頻器的設計與實現(xiàn)

          作者: 時間:2009-11-20 來源:網(wǎng)絡 收藏

          器件適配及仿真波形

          本 設計采用Xilinx XC9536-5-PC44 器件實現(xiàn),經(jīng)綜合適配后其報表如表1。

          仿真波形如圖7。

          結(jié)束語

          本文介紹了基于/的設計方法,給出了原理圖并用VHDL語言予以實現(xiàn)。結(jié)合ISP技術,基于/可以變得像軟件那樣靈活且易于修改、升級,能夠在同一個器件內(nèi)實現(xiàn)多種分頻功能,使之成為一種硬件。在產(chǎn)品設計、制造過程中、甚至在交付用戶使用之后,仍可根據(jù)要求對器件進行邏輯重構(gòu)和功能修改。在數(shù)字系統(tǒng)設計中,為用戶提供了一種低成本的解決方案,減少了工作量和成本。

          分頻器相關文章:分頻器原理

          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉