日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA設(shè)計(jì)DSP的實(shí)踐與改進(jìn)

          基于FPGA設(shè)計(jì)DSP的實(shí)踐與改進(jìn)

          作者: 時(shí)間:2010-02-26 來源:網(wǎng)絡(luò) 收藏
          3.2.2將模型文件轉(zhuǎn)化為硬件描述語言

          當(dāng) Builder模型與仿真都正確后就可以進(jìn)入模型向硬件描述語言的過程了。加入Signal Compiler模塊,點(diǎn)擊執(zhí)行將模型文件轉(zhuǎn)化為硬件描述語言。轉(zhuǎn)換后 Builder的Signal Compiler模塊會(huì)自動(dòng)生成 Quartus II的工程,其中的代碼已經(jīng)依據(jù)模型自動(dòng)生成并建立了頂層模塊[6]。如圖 5。增加相應(yīng)的輸入與輸出,鎖定引腳后就可以下載了。



          本文引用地址:http://yuyingmama.com.cn/article/191788.htm

          下載到 中,連接示波器,觀察到如圖 6所示圖像。





          4 結(jié)語

          結(jié)果和系統(tǒng)的總體設(shè)計(jì)方案可以看出,改進(jìn)的設(shè)計(jì)流程使得設(shè)計(jì)人員可以借助Simulink進(jìn)行靈活的系統(tǒng)模型設(shè)計(jì)并且可以通過 MATLAB強(qiáng)大的計(jì)算能力進(jìn)行系統(tǒng)級的仿真。由 Builder進(jìn)行硬件描述語言的自動(dòng)生成讓設(shè)計(jì)者可以更加專注于系統(tǒng)的整體設(shè)計(jì),提高了開發(fā)效率和系統(tǒng)建立質(zhì)量。


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: FPGA DSP 實(shí)踐

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉