日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA快速A 律壓縮編碼的設(shè)計與實現(xiàn)

          基于FPGA快速A 律壓縮編碼的設(shè)計與實現(xiàn)

          作者: 時間:2010-03-29 來源:網(wǎng)絡(luò) 收藏

          3 編碼流水線算法設(shè)計思路

          本設(shè)計從適合流水線操作的角度對常規(guī)算法[5]作了改進(jìn),前級完成相應(yīng)位計算后將其結(jié)果傳遞到下一級,完成后進(jìn)入下一組數(shù)據(jù)的編碼運(yùn)算,從而達(dá)到流水作業(yè)的目的。由于每個模塊功能獨(dú)立,適合模塊化設(shè)計。

          4 具體實現(xiàn)


          圖2 系統(tǒng)框圖

          圖2系統(tǒng)框圖中實現(xiàn)了一種并行數(shù)據(jù)處理且適合于編碼流水線作業(yè)的改進(jìn)算法,并采用具體實現(xiàn)。系統(tǒng)主要由狀態(tài)機(jī)(state)和比較單元(compare)這二部分組成,其中Comp1,Comp2,……Comp7這七個單元模塊在狀態(tài)機(jī)的控制下并行進(jìn)行流水線數(shù)據(jù)處理。即在狀態(tài)機(jī)的控制下,在一個clk時鐘脈沖當(dāng)中,七個單元同時進(jìn)行著數(shù)據(jù)的處理工作,處理完成后,前一個Comp單元的輸出作為后一個Comp單元輸入,在下一個clk時鐘脈沖到來時緊接著又進(jìn)行下一組數(shù)據(jù)處理。按照這種方式,依次處理下去,從而達(dá)到流水線作業(yè)的目的。下面對該系統(tǒng)進(jìn)行具體實現(xiàn)。



          關(guān)鍵詞: FPGA 壓縮編碼

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉