日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 一種高效咬尾卷積碼譯碼器的設(shè)計與仿真

          一種高效咬尾卷積碼譯碼器的設(shè)計與仿真

          作者: 時間:2010-09-29 來源:網(wǎng)絡(luò) 收藏

          2.3 回溯
          回溯的深度(Trace back Depth)必須大于編碼深度(Coding Depth),這是因為,經(jīng)過回溯CD的長度,所有的幸存路徑均會收斂。每次回溯時,所有幸存路徑都需要從內(nèi)存里面讀出TD個狀態(tài),同時將有TD-CD個判斷之后的比特送入LIFO。回溯之后,會有TD-CD的內(nèi)存空間可寫,另外在回溯時,還需要TD-CD個內(nèi)存空間來保存進來的數(shù)據(jù),這樣,內(nèi)存空間就共需TD+(TD-CD)=2TD-CD。在此可取典型值TD=96,CD=72。
          2.4 FPGA的實現(xiàn)
          本設(shè)計采用的FPGA芯片為Altera的StratixIIIEP3SL340系列器件,其在QuartusII9.0下綜合出來的RTL視圖如圖5所示。其布線后所占用的資源如表l所列。

          本文引用地址:http://yuyingmama.com.cn/article/191550.htm

          17e.JPG

          17g.JPG

          3 驗證

          本文采用的開發(fā)流程是先在matlab下出浮點算法的性能,然后根據(jù)系統(tǒng)要求用C實現(xiàn)定點模型,在和浮點的版本比較后,再采用Ver-ilog實現(xiàn)。由于用verilog做性能比較慢,本文采用的仿真和驗證方法是在定點C下做性能仿真,然后將C版本的輸入輸出作為黃金參考數(shù)據(jù),再用modelsim仿出vetilog版本的數(shù)據(jù)和參考數(shù)據(jù)做對比,如果數(shù)據(jù)完全一樣,則驗證通過,否則調(diào)試verilog語言并追蹤錯誤。



          關(guān)鍵詞: 卷積碼譯碼器 仿真

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉