日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于Cyclone III FPGA的DDR2接口設(shè)計(jì)分析

          基于Cyclone III FPGA的DDR2接口設(shè)計(jì)分析

          作者: 時(shí)間:2011-04-21 來源:網(wǎng)絡(luò) 收藏


          圖2 BANK DQS/DQ

          表3中展示了管腳中的DQ分配??梢钥吹?,對(duì)于×8架構(gòu)的,Bank3只有DQ3B和DQ5B,且DQ3B和DQ5B各自都有9個(gè),DQS1B其實(shí)沒有屬于自己的DQ。其實(shí)在Bank4中還有1個(gè)DQS2B和8個(gè)DQ2B,1個(gè)DQS4B和8個(gè)DQ4B。

          而對(duì)于×16架構(gòu)的,則有18個(gè)DQ3B和1個(gè)DQ5B,DQS1B沒有屬于自己的DQ,其實(shí)在Bank4中還有17個(gè)DQ5B,這樣在Bank3和Bank4中一共就有18個(gè)DQ5B。

          表3 BANK Pin

          在×32架構(gòu)的中則有19個(gè)DQ5B,沒有DQ1B和DQ3B,在Bank4中還有17個(gè)DQ5B,這樣在Bank3和Bank4中一共就有36個(gè)DQ5B。

          對(duì)于×9/×18/×36這里暫不討論,其為QDRII SRAM設(shè)計(jì),其多余DQ做奇偶校驗(yàn)使用。

          從表4可以看出FPGA是如何支持不同架構(gòu)的DDR2的,還可以知道同一組的DQ不一定在同一個(gè)Bank,不是每個(gè)DQS都有自己的DQ,即使DQS有自己的DQ,其DQ數(shù)量也不一定相同。


          圖3 FPGA DQ/DQS Pin

          除了DQS和DQ外,DM也有自己專用的管腳,在DDR中DM為數(shù)據(jù)信號(hào)(DQ)屏蔽位,由于DM是以8bit為單位起作用的,所以理論上只要有8個(gè)DQ便會(huì)有一個(gè)DM。事實(shí)上在FPGA的Bottom邊Bank中DM的分配如表5所示。

          表4 不同架構(gòu)DDR2的支持?jǐn)?shù)量


          關(guān)鍵詞: Cyclone FPGA DDR2 III

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉