日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > FSK/PSK調制的FPGA實現(xiàn)

          FSK/PSK調制的FPGA實現(xiàn)

          作者: 時間:2011-05-24 來源:網絡 收藏

          本設計中,取K=1,N=8,波形存儲深度為100個采樣點,則可得f0=fc/100。jump_high、jump_low、mode和clk通過控制相位累加器的輸出來實現(xiàn):波形合成輸出。當mode為低電平時,即模式時,jump_high和jump_low中任一信號出現(xiàn)高脈沖時,累加器清零,然后根據clk進行循環(huán)累加。當mode為高電平時,即模式時,累加器的工作方式如表2所示。

          本文引用地址:http://yuyingmama.com.cn/article/191198.htm

          n.jpg


          ROM表是對選取的采樣點進行量化、編碼,通過相位累加器的地址值查找ROM表中的內容,以得到可合成正弦波的正弦點的值。其原理是:在橫軸上取100個采樣點,將縱軸的正弦值[-1,+1]總體提升一個單位,即將正弦值的取值區(qū)間變?yōu)閇0,2],并將其均勻地分成255個量化區(qū)間,再對這255個量化間隔在00000000~11111111進行編碼,即將所取的采樣點的幅度值對應到各個量化間隔。
          具體實現(xiàn)方法,可通過用Matlab產生一個mif文件。Matlab源程序如下:
          o.jpg

          3 系統(tǒng)仿真結果
          Altera公司的QuanusⅡ集合了綜合和仿真的功能。本設計在Quartus II中完成了VHDL的代碼編寫和綜合布線,并對整個設計系統(tǒng)進行了時序仿真,仿真結果如圖7~圖8所示。其中,clk為外接輸入100 MHz時鐘;mode為模式控制鍵;code為由m序列產生的偽隨機碼,用做基帶碼元;dout為輸出的結果。

          p.jpg


          圖7中,mode的值為“0”,說明是調制方式。從圖中可以看出,當基帶碼元code為“0”時,dout輸出低頻調制波。當基帶碼元code為“1”時,dout輸出高頻調制波。實現(xiàn)了用不同的頻率變化傳遞數(shù)字信息,完成了FSK調制。
          圖8中,mode的值為“1”,說明是調制方式。從圖中可以看出,dout的輸出波形頻率是單一的,當基帶碼元由“1”向“0”跳變時,波形出現(xiàn)倒π現(xiàn)象,實現(xiàn)了通過相位變化傳遞信息,完成了PSK調制。

          4 結束語
          介紹了一種基于DDS技術的FSK/PSK調制方式的實現(xiàn)方法。整個系統(tǒng)采用VHDL硬件描述語言進行軟件編寫,參數(shù)修改方便,并具有較強的可移植性。其原理簡單,易于實現(xiàn)。相比傳統(tǒng)模擬調制方式,這種數(shù)字調制方式具有較好的穩(wěn)定性和抗干擾能力,在通信領域中具有較強的實用性。

          絕對值編碼器相關文章:絕對值編碼器原理

          上一頁 1 2 3 4 下一頁

          關鍵詞: FPGA FSK PSK 調制

          評論


          相關推薦

          技術專區(qū)

          關閉