日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > FPGA時鐘設計

          FPGA時鐘設計

          作者: 時間:2011-07-11 來源:網(wǎng)絡 收藏

          在設計中可以將門控時鐘轉(zhuǎn)換成全局時鐘以改善設計項目的可靠性。圖3示出如何用全局時鐘重新設計圖2所示的電路。地址線在控制D觸發(fā)器的使能輸入,許多PLD設計軟件,如Max+PlusⅡ軟件都提供這種帶使能端的D觸發(fā)器。當ENA為高電平時,D輸入端的值被鐘控到觸發(fā)器中:當ENA為低電平時,維持現(xiàn)在的狀態(tài)。

          本文引用地址:http://yuyingmama.com.cn/article/191103.htm

          c.JPG



          3 多級邏輯時鐘
          當產(chǎn)生門控時鐘的組合邏輯超過一級(即超過單個的“與”門或“或”門)時,驗證設計項目的可靠性變得很困難。即使樣機或仿真結(jié)果沒有顯示出靜態(tài)險象,但實際上仍然可能存在著危險。通常,不應該用多級組合邏輯去鐘控PLD設計中的觸發(fā)器。
          圖4給出一個含有險象的多級時鐘的例子。時鐘是由SEL引腳控制的多路選擇器輸出的。多路選擇器的輸入是時鐘(CLK)和該時鐘的2分頻(DIV2)。多級邏輯的險象可以去除。例如,可以插入“冗余邏輯”到設計項目中。然而,PLD/編譯器在邏輯綜合時會去掉這些冗余邏輯,使得驗證險象是否真正被去除變得困難了。為此,必須應尋求其他方法來實現(xiàn)電路的功能。



          關鍵詞: FPGA 時鐘設計

          評論


          相關推薦

          技術(shù)專區(qū)

          關閉