日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于89C55和FPGA的頻率特性測(cè)試儀

          基于89C55和FPGA的頻率特性測(cè)試儀

          作者: 時(shí)間:2011-08-18 來源:網(wǎng)絡(luò) 收藏


          2 理論分析與計(jì)算
          2.1 DDS原理分析
          DDS是一種應(yīng)用數(shù)字技術(shù)產(chǎn)生信號(hào)波形的方法,主要組成:相位累加器、波形存儲(chǔ)器、D/A轉(zhuǎn)換器和低通濾波器?;竟ぷ髟硎牵涸趨⒖紩r(shí)鐘信號(hào)的控制下,通過由頻率控制字K控制的相位累加器輸出相位碼,將存儲(chǔ)于波形存儲(chǔ)器中的波形量化采樣數(shù)據(jù)值按一定的規(guī)律讀出,經(jīng)D/A轉(zhuǎn)換和低通濾波后輸出波形。其內(nèi)部實(shí)現(xiàn)框圖如圖2所示。

          本文引用地址:http://yuyingmama.com.cn/article/191062.htm

          b.jpg


          通過DDS技術(shù)實(shí)現(xiàn)頻率合成前需要確定DDS的主要性能參數(shù):
          設(shè)參考頻率源頻率為fclk,采用計(jì)數(shù)容量為2N的相位累加器(N為相位累加器的位數(shù)),頻率控制字為M,則DDS系統(tǒng)輸出信號(hào)的頻率為fout=fclk/2N×M,頻率分辨率為△f=fclk/2N。若選取晶振頻率為40 MHz,頻率控制字為24位,相位累加器的位數(shù)為31位,此時(shí)的DDS模塊邏輯框圖如圖3所示,這樣的理論輸出頻率范圍為0.02 Hz~312 kHz,步進(jìn)約為0.02 Hz(40 MHz/231)。

          c.jpg


          2.2 雙T網(wǎng)絡(luò)
          雙T網(wǎng)絡(luò)可看作由一個(gè)T型低通網(wǎng)絡(luò)和一個(gè)T型高通網(wǎng)絡(luò)組成。低通網(wǎng)絡(luò)如圖3所示。將其中的電阻、電容全轉(zhuǎn)換成阻抗表示。傳遞函數(shù)H(jω)為:
          d.jpg



          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉