日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的存儲測試系統(tǒng)的設計

          基于FPGA的存儲測試系統(tǒng)的設計

          作者: 時間:2011-09-13 來源:網(wǎng)絡 收藏

          根據(jù)被測信號頻率變化很大的特點,設計如圖2所示的狀態(tài)圖,實現(xiàn)對此類信號的變頻采樣。測試分環(huán)境對信號采樣記錄,每個環(huán)境的采樣頻率可以在采樣前進行設置,本設計為三個環(huán)境,即采樣頻率最多變化三次。

          本文引用地址:http://yuyingmama.com.cn/article/191009.htm

          b.jpg


          開始之前,通過軟件編程將采集存儲過程分為幾個階段,根據(jù)被測信號的變化,每一個階段的采樣頻率、存儲點數(shù)、采樣開始時間會作自適應的調整。首先接通電源使電路處于復位態(tài),此時數(shù)字電源VDD為通電、模擬電源VEE為斷電狀態(tài),中只有控制模塊工作;然后對電路編程設定各個環(huán)境的采樣頻率,給電路上電,電路進入等待觸發(fā)態(tài),此時VDD、VEE通電,存儲器、AD轉換器啟動,開始采樣,地址計數(shù)器開始工作;觸發(fā)信號TRI1到來后,進入f1采樣態(tài),系統(tǒng)按編程設定的采樣頻率f1開始采樣,負延遲計數(shù)器開始工作;2環(huán)境觸發(fā)后,系統(tǒng)按照設定的采樣頻率f2進行采樣,此時處于f2采樣態(tài);3環(huán)境觸發(fā)后,系統(tǒng)按采樣頻率f3采樣,處于f3采樣態(tài);當負延遲計數(shù)器計滿設定值時,地址計數(shù)器和負延遲計數(shù)器均停止工作,VEE斷電,系統(tǒng)進入等待讀出態(tài);在讀出數(shù)據(jù)態(tài),地址同步推進,直到讀完所有的數(shù)據(jù)。
          2.2 變頻采樣的模塊設計
          采樣頻率決定了采樣信號的質量和數(shù)量,采樣頻率太高,會使采得的信號數(shù)量劇增,占用大量的存儲單元,采樣頻率太低的話,會使模擬信號的某些信息丟失,恢復出的信號會出現(xiàn)失真。為了達到最佳效果,必須根據(jù)信號的特點選擇合適的采樣頻率。圖3為設計的采樣時鐘選擇模塊。

          c.jpg



          評論


          相關推薦

          技術專區(qū)

          關閉