日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 一種基于FPGA的數(shù)字秒表設(shè)計(jì)方法

          一種基于FPGA的數(shù)字秒表設(shè)計(jì)方法

          作者: 時(shí)間:2012-03-07 來源:網(wǎng)絡(luò) 收藏

          該模塊的源程序以及ModelSim仿真輸出結(jié)果如下:

          本文引用地址:http://yuyingmama.com.cn/article/190686.htm


          模10計(jì)數(shù)器的VHDL源程序與模6計(jì)數(shù)器類似,為節(jié)省篇幅,不再給出。
          2.3 使能信號(hào)轉(zhuǎn)換模塊
          輸入的開始和停止信號(hào)是單個(gè)脈沖信號(hào),而計(jì)數(shù)器要持續(xù)計(jì)數(shù)所需的使能信號(hào)是持續(xù)的高電平,所以需要通過使能控制電路實(shí)現(xiàn)使能信號(hào)的轉(zhuǎn)換。該模塊的VHDL源程序以及ModelSim仿真輸出結(jié)果如下:
          該模塊源程序:
          h.jpg
          2.4 譯碼顯示模塊
          由上面的設(shè)計(jì)可知,計(jì)數(shù)器輸出為二進(jìn)制碼,不能直接點(diǎn)亮數(shù)碼管,要想將計(jì)數(shù)結(jié)果通過數(shù)碼管顯示必須再設(shè)計(jì)一個(gè)七段譯碼電路,以便將計(jì)數(shù)結(jié)果輸出。通過分析可知該譯碼器是一個(gè)4輸入,7輸出元件,其真值表如表1所示:

          k.jpg

          分頻器相關(guān)文章:分頻器原理


          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉