日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的IRIG-B(DC)碼解碼

          基于FPGA的IRIG-B(DC)碼解碼

          作者: 時間:2012-07-03 來源:網(wǎng)絡 收藏

          2.5 1 PPS提取模塊
          1 PPS提取模塊是產(chǎn)生1 PPS信號。上電復位后能夠產(chǎn)生高電平寬度為5 ms,周期為1 s的游離1 PPS信號,當全局控制模塊搜索到幀頭位置后,通過全局控制信號count來修正1 PPS信號上升沿的位置。圖6是在M0delSim SE 6.6下的仿真1 PPS信號輸出。觀察圖6可知1 PPS信號輸出正確。

          本文引用地址:http://yuyingmama.com.cn/article/190174.htm

          b.JPG


          2.6 串口模塊
          串口模塊是將天、時、分、秒、TOD串行輸出到B()碼上位機軟件。在串口模塊中按照規(guī)定的組幀協(xié)議將天、時、分、秒、TOD的BCD碼組幀輸出。利用本廠設計生產(chǎn)的B()碼發(fā)生器輸出固定時間的B()碼,然后用本設計方案設計試制的B(DC)碼,最后通過串口連接到PC機上進行測試。圖7是B(DC)碼解碼上位機軟件的測試結(jié)果,顯示正確。

          c.JPG



          3 結(jié)語
          傳統(tǒng)的碼解碼器采用微處理器設計,器件較多,結(jié)構較復雜,尤其是在受到外界干擾的情況下,會出現(xiàn)死機等故障。而采用設計的解碼器集成度高、設計靈活方便,在很大程度上解決了上述問題。
          隨著我國電力自動化水平的不斷發(fā)展,電力生產(chǎn)設備的可靠性和小型化是必然的趨勢。在這方面能發(fā)揮較好的作用,其應用可使電力生產(chǎn)設備結(jié)構更加簡單緊湊,性能更加可靠、穩(wěn)定。


          上一頁 1 2 3 4 下一頁

          關鍵詞: IRIG-B FPGA DC 解碼

          評論


          相關推薦

          技術專區(qū)

          關閉