日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 從StratixIII及CycloneIV開發(fā)板談FPGA配置(2)

          從StratixIII及CycloneIV開發(fā)板談FPGA配置(2)

          作者: 時(shí)間:2012-07-30 來源:網(wǎng)絡(luò) 收藏

          創(chuàng)建好了之后,在頂層原理圖中如下圖設(shè)計(jì):

          02.jpg

          如此便完成了 Flash Loader的設(shè)計(jì),我們將這個(gè)工程的sof文件燒寫到中:

          03.jpg

          隨后回到我們?cè)泄こ痰腜rogrammer,選擇Auto Detect,便可檢測(cè)到我們的Flash了。

          05.jpg

          如上圖,下方的結(jié)構(gòu)圖就和上文中jic模式時(shí)很類似了,充當(dāng)了Flash Loader,對(duì)CFI Flash進(jìn)行寫入操作。在配置文件選擇中,將之前生成的pof文件加入到Flash中,Start后便可完成對(duì)Flash的配置了。之后再上電,F(xiàn)lash便會(huì)對(duì)FPGA進(jìn)行配置。

          在這個(gè)過程中可以明顯感覺到,這種并行模式的速度要比之前的串行模式快很多,只不過配置過程稍顯復(fù)雜了。


          上一頁 1 2 下一頁

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉