日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的DDS基本信號發(fā)生器的設計

          基于FPGA的DDS基本信號發(fā)生器的設計

          作者: 時間:2012-09-02 來源:網絡 收藏

          e.JPG
          由以上代碼生成的.mif文件即可存E盤目錄下找到,將.mif文件加載到ROM中,實現(xiàn)對ROM的初始化。
          3.2 累加控制模塊
          累加控制模塊如圖3所示,為了實現(xiàn)波形選擇性輸出,本設計在累加控制部分增加了選擇器,即圖3的sel模塊,作為系統(tǒng)尋址地址的高兩位,實現(xiàn)對波形查找表的范圍選擇功能。累加器Altaccumulate0的輸出做為累加控制模塊的低32位的輸出,實現(xiàn)在指定范圍內對查找表進行尋址。此設計方法相當于做了一個多路數(shù)據(jù)選擇器。四位撥扭開關作為sel模塊的輸入控制,將尋址地址轉換成所需波形首地址,即可實現(xiàn)對波形選擇的控制。Adder模塊將sel和Altaccumulate0模塊輸出進行位拼接運算。其部分代碼如下:
          always@(posedge clk)
          begin
          addr={q,32’b0}+{2’b0,result};
          end
          設計中為了節(jié)省ROM的容量而采用相位截斷的方法,取累加器輸出的高十位作為ROM的尋址地址來進行查表。

          本文引用地址:http://yuyingmama.com.cn/article/189967.htm

          g.JPG



          評論


          相關推薦

          技術專區(qū)

          關閉