日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于MC8051軟核的星載智能1394終端

          基于MC8051軟核的星載智能1394終端

          作者: 時間:2009-02-25 來源:網絡 收藏

          1引言

          本文引用地址:http://yuyingmama.com.cn/article/152639.htm

            IEEE是一種高速串行總線,它最初是由Apple公司與20世紀80年代中期開發(fā)的FireWire總線。1995年,IEEE制定并頒布了IEEE -1995標準,并在2000年推出了IEEE a標準,可以支持100Mbps、200Mbps和400Mbps的傳輸速率。在最新的IEEE1394B標準中,支持的傳輸速率提高到了800Mbps、1.6Gbps和3.2Gbps。IEEE1394總線以其高傳輸速率的特點已經在視頻傳輸、網絡互聯(lián)及計算機外設等領域有了廣泛的應用[1]。目前在航空[2]及航天應用中對大量數(shù)據的高速實時傳輸要求不斷提高,IEEE1394具有數(shù)據傳輸速率高、支持等時傳輸?shù)忍攸c,因而成為未來數(shù)據總線的選擇之一。

            在應用中,由于任務的多樣性,對總線接口的需求多種多樣。譬如部分載荷本身沒有集成1394接口卻需要用1394總線來傳輸數(shù)據;或者幾個載荷需要共用一個1394總線接口;或者是載荷自身沒有帶微控制器等控制單元。并且各種載荷對外的數(shù)據接口也是各不相同的。這時就需要一種體積小,簡單并且易于擴充接口能的配合載荷一起工作。由于IEEE1394總線協(xié)議比較復雜,實際應用中大多數(shù)采用專用的1394總線芯片,面向專用系統(tǒng)的1394芯片都支持微處理器接口。常見的1394總線設計采用的是微處理器加上1394總線芯片及外圍邏輯芯片,這種設計方案需要的芯片數(shù)量多,接口設備體積大,擴充接口功能實現(xiàn)起來比較復雜。

            針對IEEE1394星載應用的實際需要,本文,提出一種簡單、低功耗、小型化和易于擴展的IEEE1394設計方案,克服了以往1394總線接口硬件電路復雜、使用芯片多、體積大等缺點,并且可以很方便地擴展接口的其他功能。

            2 系統(tǒng)實現(xiàn)方案

            整個1934接口系統(tǒng)的框圖如圖1所示。采用的是Actel公司FLASH技術的ProASIC Plus系列FPGA芯片APA600。它具有單芯片上電即用、高性能和低功耗等特點[2]。由于上電即用,減小了電路板體積,有助于簡化電路設計。在方案試驗中使用的是TI公司的鏈路層芯片TSB12LV32[3]和物理層芯片TSB41AB[4]。TSB12LV32是一款高性能的通用IEEE1394a鏈路層芯片,用于在主控制器和1394物理層芯片以及連接到鏈路層DM口的外部設備之間的數(shù)據傳輸。它兼容IEEE1394-1995和P1394a標準,支持400、200和100Mbps的傳輸速率。提供可選的具有多種操作模式的8位/16位微控制器接口,最大支持60MHz。芯片內部分別內置了2K字節(jié)大小的通用接口FIFO和異步傳輸FIFO,用于微控制器接口和物理層接口之間的數(shù)據包傳送,8位/16位數(shù)據移動端口支持25MHZ下的等時、異步和數(shù)據流包的發(fā)送和接收。TSB41AB3是一款三端口兼容IEEE 1394-1995和P1394a標準400Mbps的物理層芯片.

          在FPGA中整合了開源的兼容標準的微控制器IP核,將程序存儲器、程序存儲器、外部數(shù)據存儲器以及UART和定時器都集成在一片F(xiàn)PGA中??梢愿鶕蝿招枰芊奖愕卦贔PGA內定制其他所需要的接口和邏輯單元,譬如AD/DA控制,CAN總線等。

            通過上述三個部分可以構成面向特定應用的完整的1394總線接口系統(tǒng)。

            3 IP的1394總線接口設計

            3.1 Oregano Systems MC8051 IP Core¬[5]

            Oregano Systems公司發(fā)布的MC8051 IP Core是一個基于GUN LGPL的開源IP Core。它完全兼容標準的8051控制器,并且對其體系結構作了改進,在使用相同時鐘頻率情況下,將指令的執(zhí)行時間下降到1到4個時鐘周期,因此速度得到了十幾倍的提升,并且降低了功耗。MC8051模型是可綜合RTL風格,完全的同步設計,具有單一時鐘網絡,通過調整和修改VHDL代碼可以輕松地擴展其功能。具有128字節(jié)的片內RAM,最高可以支持64K的ROM和RAM,并且集成了UART、定時器、中斷和4組8位的I/O口。

          3.2 MC8051設計要點


          上一頁 1 2 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉