日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 利用FPGA加密芯片的抗DPA攻擊電路設計

          利用FPGA加密芯片的抗DPA攻擊電路設計

          作者: 時間:2010-12-10 來源:網(wǎng)絡 收藏

          本文引用地址:http://yuyingmama.com.cn/article/151255.htm

          3 實驗的對比與分析


          3.1 試驗平臺建立


          目前的種類很多,但其中有大于50%的份額被Xilinx公司搶占,在此選用xilinx公司的Virtex-5(ML501),對其他種類的和此類似。



          ML50l在工作時需要3個工作電壓:內(nèi)核電壓(1.2 V)、輔助電壓(2.5 V)、I/O電壓(3.3 V),而ML501的所有地線是并結在一起的。對FPGA攻擊的實驗的原理圖如圖3所示,示波器(Tektronix DP04104,1 GHz BW,5 Gsample/s)的2通道接收Virtex-5(ML501)模塊的觸發(fā)信號,在內(nèi)核電壓和之間置一個電流探針(Tektronix CT-2,1.2 kHz~200 MHz),1通道用電流探針測試內(nèi)核的功耗變化。攻擊過程如下:在PC機上生成64位隨機明文,通過串口發(fā)送至FPGA。FPGA收到明文后存儲在其中的密鑰對明文進行DES,并在第16輪加密操作時對示波器產(chǎn)生數(shù)據(jù)采集的觸發(fā)信號。在進行數(shù)據(jù)采集時其實質(zhì)是要采集內(nèi)核電流所引起的功耗變化,并將數(shù)據(jù)通過USB總線送至PC機,最后在PC機上運行分析程序攻擊出64位的密鑰。


          3.2 對FPGA加密芯片的攻擊


          設定明文輸入和電流數(shù)據(jù)采樣為500組,采樣深度100 000點,采樣頻率為500 MSPS,在相同的試驗環(huán)境下,對帶有防護結構和不帶防護結構的兩種DES的加密結構進行功耗測量,同時根據(jù)密鑰的推測將明文分類,計算各類的平均功耗,然后相減,可以得到差分功耗分析曲線。試驗后發(fā)現(xiàn)對不帶防護結構的ML50l FPGA芯片進行攻擊時,當子密鑰塊猜測正確時,功率差分曲線出現(xiàn)明顯的尖峰,采用相同的方法可以攻擊出其他子密鑰塊,由此可以獲取第16輪的子密鑰K16(48位),攻擊成功。對帶防護結構的芯片攻擊時,功率差分曲線基本是平緩的,波動非常小,也沒有明顯的尖峰存在,可見攻擊對帶有防護結構的FPGA無效。

          4 結語


          由以上攻擊試驗表明了FPGA實現(xiàn)DES加密算法對的脆弱性,而采用雙軌和預充電防護技術的FPGA加密芯片具有較好的抗DPA攻擊能力。這也說明FPGA底層開發(fā)工具通過硬件宏方法能在FPGA硬件上實現(xiàn)安全防護技術的拓展,對開展芯片的安全防護工作的研究具有重要意義。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉