日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 用VHDL/VerilogHD語言開發(fā)PLD/FPGA的完整流程

          用VHDL/VerilogHD語言開發(fā)PLD/FPGA的完整流程

          作者: 時(shí)間:2012-05-23 來源:網(wǎng)絡(luò) 收藏

          為:

          本文引用地址:http://yuyingmama.com.cn/article/149008.htm

            1.文本編輯:用任何文本編輯器都可以進(jìn)行,也可以用專用的HDL編輯環(huán)境。通常VHDL文件保存為.vhd文件,Verilog文件保存為.v文件

            2.功能仿真:將文件調(diào)入HDL仿真軟件進(jìn)行功能仿真,檢查邏輯功能是否正確(也叫前仿真,對(duì)簡單的設(shè)計(jì)可以跳過這一步,只在布線完成以后,進(jìn)行時(shí)序仿真)

            3.邏輯綜合:將源文件調(diào)入邏輯綜合軟件進(jìn)行綜合,即把綜合成最簡的布爾表達(dá)式和信號(hào)的連接關(guān)系。邏輯綜合軟件會(huì)生成.edf(edif)的EDA工業(yè)標(biāo)準(zhǔn)文件。

            4.布局布線:將.edf文件調(diào)入PLD廠家提供的軟件中進(jìn)行布線,即把設(shè)計(jì)好的邏輯安放到內(nèi)

            5.時(shí)序仿真:需要利用在布局布線中獲得的精確參數(shù),用仿真軟件驗(yàn)證電路的時(shí)序。(也叫后仿真)

            6.編程下載:確認(rèn)仿真無誤后,將文件下載到芯片中

            通常以上過程可以都在廠家提供的工具(如MAXPLUSII,F(xiàn)oundation,ISE)中完成,但許多集成的PLD軟件只支持VHDL/Verilog的子集,可能造成少數(shù)語法不能編譯,如果采用專用HDL工具分開執(zhí)行,效果會(huì)更好,否則這么多出售專用HDL開發(fā)工具的公司就沒有存在的理由了。



          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉