日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 測試測量 > 新品快遞 > MathWorks HDL ta工具新添Xilinx FPGA 硬件驗證功能

          MathWorks HDL ta工具新添Xilinx FPGA 硬件驗證功能

          —— 啟用FPGA 在環(huán)仿真以使用Simulink 對HDL 代碼進行驗證
          作者: 時間:2011-06-07 來源:電子產品世界 收藏

                 日前宣布適用于 開發(fā)板且新添了 在環(huán)(FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程師們能夠在使用Simulink 作為系統級測試臺架的同時,以硬件速度驗證其設計。

          本文引用地址:http://yuyingmama.com.cn/article/120118.htm

                 EDA Simulator Link 支持 HDL 驗證選項全集使用在 MATLAB 和 Simulink 中創(chuàng)建的算法,而 FIL 的引入則進一步補充了這一全集?;? 的驗證不僅提供了比 HDL 仿真器高得多的運行時性能,而且增強了算法的實際應用效果。

                 主要的產品功能包括以下能力:

                 • 使用適用于 Spartan 和 Virtex 類設備的 FPGA 開發(fā)板(包括 Virtex-6 ML605 開發(fā)板),驗證 MATLAB 代碼和 Simulink 模型的 HDL 實現。
                 • 使用 Mentor Graphics ModelSim、Mentor Graphics Questa 和 Cadence Design Systems Incisive Enterprise Simulator 的協同仿真,驗證 MATLAB 代碼和 Simulink 模型的 HDL 實現
          • 生成適用于 SystemC 虛擬原型環(huán)境的 TLM 2.0 組件。

           
          圖注:
          EDA Simulator Link 為 Virtex6 和 Spartan6 FPGA 開發(fā)板提供了 FIL 仿真支持



          關鍵詞: MathWorks Xilinx FPGA

          評論


          相關推薦

          技術專區(qū)

          關閉