日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> verilog hdl

          verilog hdl 文章 最新資訊

          基于SOPC的視頻編解碼IP核的設(shè)計(jì)

          • 摘  要:本論文介紹視頻編解碼IP核在SOPC中的設(shè)計(jì),用Verliog HDL實(shí)現(xiàn)其各個功能子模塊,全部調(diào)試仿真通過合并成一個模塊,實(shí)現(xiàn)了視頻信號的采集,分配,存儲以及色度空間的轉(zhuǎn)換。整個模塊都通過仿真實(shí)現(xiàn)與驗(yàn)證,很好的達(dá)到了系統(tǒng)的要求。關(guān)鍵字:SOPC;視頻編解碼;IP核;Verilog HDL  引言 基于Nios II軟核的SOPC是Altera公司提出的片上可編程系統(tǒng)解決方案,它將CPU、存儲器、I/O接口、DSP模塊以及鎖相環(huán)的系統(tǒng)設(shè)
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  SOPC  頻編解碼  SOPC  視頻編解碼  IP核  Verilog  HDL  

          單片機(jī)軟硬件聯(lián)合仿真解決方案

          •   摘要:本文介紹一種嵌入式系統(tǒng)仿真方法,通過一種特殊設(shè)計(jì)的指令集仿真器ISS將軟件調(diào)試器軟件Keil uVision2和硬件語言仿真器軟件Modelsim連接起來,實(shí)現(xiàn)了軟件和硬件的同步仿真。     關(guān)鍵詞:BFM,TCL,Verilog,Vhdl,PLI,Modelsim,Keil uVision2,ISS,TFTP,HTTP,虛擬網(wǎng)卡,Sniffer,SMART MEDIA,DMA,MAC,SRAM,CPLD   縮略詞解釋:   BFM:總線功能模塊。在HDL
          • 關(guān)鍵字: BFM  TCL  Verilog  Vhdl  PLI  Modelsim  MCU和嵌入式微處理器  

          基于Verilog HDL的FIR數(shù)字濾波器設(shè)計(jì)與仿真

          • 引言:數(shù)字濾波器是語音與圖像處理、模式識別、雷達(dá)信號處理、頻譜分析等應(yīng)用中的一種基本的處理部件,它能滿足波器對幅度和相位特性的嚴(yán)格要求,避免模擬濾波器所無法克服的電壓漂移、溫度漂移和噪聲等問題。有限沖激響應(yīng)(FIR)濾波器能在設(shè)計(jì)任意幅頻特性的同時保證嚴(yán)格的線性相位特性。   一、FIR數(shù)字濾波器   FIR濾波器用當(dāng)前和過去輸入樣值的加權(quán)和來形成它的輸出,如下所示的前饋差分方程所描述的。   FIR濾波器又稱為移動均值濾波器,因?yàn)槿魏螘r間點(diǎn)的輸出均依賴于包含有最新的M個輸入樣值的一個窗。
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Verilog  HDL  FIR  數(shù)字濾波器  嵌入式  

          HDL編碼風(fēng)格與編碼指南

          • 第一部分:說明 1.準(zhǔn)則的重要程度分三個層次:   好的經(jīng)驗(yàn) -- 表明這條規(guī)則是一般情況下比較好的經(jīng)驗(yàn),在大多數(shù)的情況下要遵循,在特殊情況下可以突破這一規(guī)則。   推薦 -- 推薦這一規(guī)則,在遵循這一規(guī)則的條件下,一般不會出現(xiàn)問題;   強(qiáng)烈推薦 -- 表示嚴(yán)格規(guī)定,除非出現(xiàn)特別特殊的情況,否則要嚴(yán)格遵守?!? 2.斜體部分一般表明不按照規(guī)則執(zhí)行,會出現(xiàn)的問題和現(xiàn)象,或一些相關(guān)注釋。  3.版本及修訂工作    姓名 徐欣,孫廣富   修訂 規(guī)范的最初發(fā)布   日期 2002-6-30
          • 關(guān)鍵字: HDL  編碼風(fēng)格  編碼指南  嵌入式  

          關(guān)于學(xué)習(xí)verilog

          • 規(guī)范很重要   工作過的朋友肯定知道,公司里是很強(qiáng)調(diào)規(guī)范的,特別是對于大的設(shè)計(jì)(無論軟件還是硬件),不按照規(guī)范走幾乎是不可實(shí)現(xiàn)的。邏輯設(shè)計(jì)也是這樣:如果不按規(guī)范做的話,過一個月后調(diào)試時發(fā)現(xiàn)有錯,回頭再看自己寫的代碼,估計(jì)很多信號功能都忘了,更不要說檢錯了;如果一個項(xiàng)目做了一半一個人走了,接班的估計(jì)得從頭開始設(shè)計(jì);如果需要在原來的版本基礎(chǔ)上增加新功能,很可能也得從頭來過,很難做到設(shè)計(jì)的可重用性。   在邏輯方面,我覺得比較重要的規(guī)范有這些:   1.設(shè)計(jì)必須文檔化。要將設(shè)計(jì)思路,詳細(xì)實(shí)現(xiàn)等寫入文檔,然
          • 關(guān)鍵字: verilog  

          東南大學(xué)Verilog講義

          •               點(diǎn)擊此處下載
          • 關(guān)鍵字: verilog  講義  

          使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器

          • 介紹了SDRAM的特點(diǎn)和工作原理,提出了一種基于FPGA的SDRAM控制器的設(shè)計(jì)方法,使用該方法實(shí)現(xiàn)的控制器可非常方便地對SDRAM進(jìn)行控制。
          • 關(guān)鍵字: Verilog  SDRAM  FPGA  控制器    

          使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器(圖)

          • 使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器(圖) 摘 要:介紹了SDRAM的特點(diǎn)和工作原理,提出了一種基于FPGA的SDRAM控制器的設(shè)計(jì)方法,使用該方法實(shí)現(xiàn)的控制器可非常方便地對SDRAM進(jìn)行控制。關(guān)鍵詞:SDRAM;控制器;Verilog;狀態(tài)機(jī) 引言---在基于FPGA的圖象采集顯示系統(tǒng)中,常常需要用到大容量、高速度的存儲器。而在各種隨機(jī)存儲器件中,SDRAM的價(jià)格低、體積小、速度快、容量大,是比較理想的器件。但SDRAM的控制邏輯比較復(fù)雜,對時序要
          • 關(guān)鍵字: Verilog  存儲器  

          基于異步FIFO實(shí)現(xiàn)不同時鐘域間數(shù)據(jù)傳遞的設(shè)計(jì)

          • 摘    要:數(shù)據(jù)流在不同時鐘域間的傳遞一直是集成電路芯片設(shè)計(jì)中的一個重點(diǎn)問題。本文通過采用異步FIFO的方式給出了這個問題的一種解決方法,并采用Verilog 硬件描述語言通過前仿真和邏輯綜合完成設(shè)計(jì)。 關(guān)鍵詞:異步FIFO;時鐘域;Verilog引言當(dāng)今集成電路設(shè)計(jì)的主導(dǎo)思想之一就是設(shè)計(jì)同步化,即對所有時鐘控制器件(如觸發(fā)器、RAM等)都采用同一個時鐘來控制。但在實(shí)際的應(yīng)用系統(tǒng)中,實(shí)現(xiàn)完全同步化的設(shè)計(jì)非常困難,很多情況下不可避免地要完成數(shù)據(jù)在不同時鐘域間的傳遞(如高速模塊
          • 關(guān)鍵字: Verilog  時鐘域  異步FIFO  

          硬件描述語言HDL的現(xiàn)狀與發(fā)展

          • 從數(shù)字系統(tǒng)設(shè)計(jì)的性質(zhì)出發(fā),結(jié)合目前迅速發(fā)展的芯片系統(tǒng),比較、研究各種硬件描述語言。
          • 關(guān)鍵字: HDL  硬件描述語言  發(fā)展    
          共205條 14/14 |‹ « 5 6 7 8 9 10 11 12 13 14

          verilog hdl介紹

          Verilog HDL是一種硬件描述語言(HDL:Hardware Discription Language),是一種以文本形式來描述數(shù)字系統(tǒng)硬件的結(jié)構(gòu)和行為的語言,用它可以表示邏輯電路圖、邏輯表達(dá)式,還可以表示數(shù)字邏輯系統(tǒng)所完成的邏輯功能。   Verilog HDL和VHDL是目前世界上最流行的兩種硬件描述語言,都是在20世紀(jì)80年代中期開發(fā)出來的。前者由Gateway Design Aut [ 查看詳細(xì) ]

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473