日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> sar-adc

          sar-adc 文章 最新資訊

          STM32 ADC的采樣周期確定

          • 一 STM32 ADC 采樣 頻率的確定先看一些資料,確定一下STM32 ADC 的時鐘:(1),由時鐘控制器提供的ADCCLK 時鐘和PCLK2(APB2 時鐘)同步。CLK 控制器為ADC 時鐘提供一個專用的可編程預分頻器。(2)一般情況下在程序 中將
          • 關鍵字: STM  ADC  32  采樣    

          ADC性能提高的建議

          • 雖然ADC看起來非常簡單,但它們必須正確使用才能獲得最優(yōu)的性能。ADC具有與簡單模擬放大器相同的性能限制,比如有限增益、偏置電壓、共模輸入電壓限制和諧波失真等。ADC的采樣特性需要我們更多地考慮時鐘抖動和混疊。
          • 關鍵字: ADC  性能    

          電壓參考對ADC/DAC混合信號部分的影響

          • 您可能會把模數轉換器或者數模轉換器缺少輸出穩(wěn)定性的原因歸咎于實際轉換器本身。畢竟,這類器件都非常復雜。但是,請不要太早下結論,因為轉換器周圍的電路或許才是真正的罪魁禍首。這種電路包括一個電壓參考,它對
          • 關鍵字: ADC  DAC  電壓參考  混合信號    

          用于低噪聲CMOS圖像傳感器的流水線ADC設計及其成像驗證

          • 摘要:在對低噪聲CMOS圖像傳感器的研究中,除需關注其噪聲外,目前數字化也是它的一個重要的研究和設計方向,設計了一種可用于低噪聲CMOS圖像傳感器的12 bit,10 Msps的流水線型ADC,并基于0.5mu;m標準CMOS工藝進行
          • 關鍵字: ADC  設計  及其  驗證  流水線  傳感器  噪聲  CMOS  圖像  用于  

          用超高純度的正弦波振蕩器測試18位ADC

          • 對高分辨率ADC保真度有一種靈敏的測試,那就是忠實地數字化一個正弦波的能力。這個測試要求有一臺殘余失...
          • 關鍵字: 正弦波  振蕩器  ADC  凌力爾特  

          基于STC12C5410AD設計10位高精度ADC

          • 摘要:在此主要基于機內測試技術實際需求,為了能夠實現監(jiān)測點模擬信號的提取和轉換,設計了模數轉換器。運用STC12C5410AD芯片,設計了ADC硬件,同時為了達到快速穩(wěn)定的性能,軟件設計運用了滑動濾波算法。實現了模擬
          • 關鍵字: ADC  高精度  設計  STC12C5410AD  基于  

          基于DSP和采樣ADC的數字鎖定放大器

          • 電子產品世界,為電子工程師提供全面的電子產品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
          • 關鍵字: DSP  放大器  ADC  ADCAD976  

          ADC驅動器或差分放大器設計匯總

          • 作為應用工程師,我們經常遇到各種有關差分輸入型高速模數轉換器(ADC)的驅動問題。事實上,選擇正確的ADC驅動器和配置極具挑戰(zhàn)性。為了使魯棒性ADC電路設計多少容易些,我們匯編了一套通用“路障”及解決方
          • 關鍵字: 設計  匯總  放大器  差分  驅動器  ADC  

          大信號輸出的硅應變計與模數轉換器(ADC)的接口實現

          • 電橋是精密測量電阻或其他模擬量的一種有效的方法。本文介紹了如何實現具有較大信號輸出的硅應變計與模數轉換器(ADC)的接口,特別是Sigma;-Delta; ADC,當使用硅應變計時,它是一種實現壓力變送器的低成本方案  
          • 關鍵字: ADC  大信號  硅應變計  模數轉換器    

          如何不大量犧牲 AC 性能的情況下利用開關穩(wěn)壓器在為高速 ADC 供電

          • 在選擇高速數據轉換器時,功耗是最為重要的系統(tǒng)設計參數之一。不管是更長電池使用壽命的便攜式設計,還是散熱能力較低的小型產品,數據轉換器的功耗都至關重要。一般而言,系統(tǒng)設計人員都通過一個低噪線性穩(wěn)壓器(例
          • 關鍵字: 穩(wěn)壓器  開關  高速  ADC  供電  利用  情況  大量  犧牲  AC  性能  

          適合高效精密控制的高速、高精度、低功耗ADC

          • 當今的馬達控制與汽車應用設計要求高速ADC能夠對輔助輸入/輸出信號進行數字化,將結果實時輸出至處理器,并同步進行采樣以維持正確的相位信息。在小尺寸封裝內滿足這些要求是所有IC供應商面臨的挑戰(zhàn)。解決方案AD7356
          • 關鍵字: ADC  精密  高精度  低功耗    

          ADC設計挑戰(zhàn):從高性能轉向低功耗

          •  新的應用需求不斷推動模擬技術的發(fā)展:性能越來越高,集成度不斷提高。ADC產品作為模擬IC的重要成員,在符合上述發(fā)展的趨勢下,還存在自身的特點hellip;hellip;

              當使用“巧克力”手機時,不用按
          • 關鍵字: ADC  性能  低功耗    

          3GSps超高速ADC系統(tǒng)設計解決方案

          • 包含千兆采樣率ADC的系統(tǒng)設計會遇到許多復雜情況。面臨的主要挑戰(zhàn)包括時鐘驅動、模擬輸入級和高速數字接口。本文探討了如何才能克服這些挑戰(zhàn),并給出了在千兆赫茲的速度下進行系統(tǒng)優(yōu)化的方法。在討論中,時鐘設計、差
          • 關鍵字: 3GSps  ADC  超高速  系統(tǒng)設計    

          ADC的SNR:位數到底去那了?

          • 理論上,一個ADC的SNR(信號與噪聲的比值)等于(6.02N+1.76)dB,這里N等于ADC的位數。雖然我的數學技巧有點生疏,但我認為任何一個16位轉換器的信噪比應該是98.08dB。但當我查看模數轉換器 的數據手冊時,我看到一些不
          • 關鍵字: ADC  SNR    

          一種多路可編程高速時鐘電路的設計

          • 摘要:本文采用博亞20MHz高穩(wěn)定度晶體振蕩器、集成VCO的低相位噪聲鎖相環(huán)時鐘芯片LMX2531、高精度時鐘扇出器HMC987LP5E和多階低通濾波器,實現具有低相噪特性的4路并行輸出、頻率最高為2.5GHz的高速時鐘電路的設計。
          • 關鍵字: 高速時鐘  ADC  201207  
          共1039條 34/70 |‹ « 32 33 34 35 36 37 38 39 40 41 » ›|
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473