日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> risc

          risc 文章 最新資訊

          Arteris與阿里巴巴達摩院深化合作,加速高性能RISC-V SoC設計

          • 阿里巴巴達摩院玄鐵RISC-V CPU IP與 Arteris 片上網絡 IP 的集成解決方案已經過預先驗證和優(yōu)化,便于共同客戶在高端芯片上的部署。致力于加速系統(tǒng)級芯片 (SoC) 開發(fā)的領先系統(tǒng) IP 提供商 Arteris 公司近日宣布與阿里巴巴達摩院玄鐵(業(yè)界領先的RISC-V CPU IP提供商)深化合作,雙方將共同推動高性能計算在邊緣AI、服務器、通信及汽車領域的應用,助力共同客戶加速芯粒和 SoC 的設計創(chuàng)新,并縮短客戶產品的上市時間。自Arteris于2024年加入達摩院無劍聯(lián)盟以來,雙方攜
          • 關鍵字: Arteris  阿里巴巴達摩院  RISC-V  

          需求與設計的結合:RISC-V和下一波AI硬件

          • 關鍵外賣由于計算密度的提高、功率預算的收緊以及算法開發(fā)的快速步伐,人工智能正在推動對定制硬件解決方案的需求。RISC-V 作為一種開放的模塊化指令集架構,允許自定義指令集成并減少對單一供應商的依賴,解決了 x86 和 Arm 等固定指令集的局限性。Akeana 的定位是通過基于 RISC-V 的 IP 和專為人工智能量身定制的子系統(tǒng)引領市場,為開發(fā)人員提供加速創(chuàng)新和效率的基本工具和技術。人工智能 (AI) 正在改變計算的每一層,從訓練萬億參數模型的超大規(guī)模數據中心到執(zhí)行實時推理的電池供電邊緣設備。硬件要求
          • 關鍵字: RISC-V  AI硬件  

          “RISC-V商用落地加速營伙伴計劃”在北京亦莊發(fā)布 聚力推動RISC-V產品方案從原型走向商用落地

          • 9月25日,作為2025北京微電子國際研討會暨IC WORLD大會的重要專題論壇,RDI生態(tài)·北京創(chuàng)新論壇·2025在北京亦莊舉行。本次論壇以“挑戰(zhàn)·對策·破局·加速”為主題,匯聚產業(yè)鏈上下游代表,圍繞RISC-V在垂直場景下的商業(yè)化路徑及策略展開深度研討,共同推動RISC-V從原型產品向規(guī)模商用落地邁進。論壇現(xiàn)場會上,工業(yè)和信息化部電子信息司二級巡視員周海燕,北京市經濟和信息化局總工程師李輝,北京經開區(qū)管委會副主任、北京市集成電路重大項目辦公室主任歷彥濤,RISC-V工委會戰(zhàn)略指導委員會主任倪光南,RI
          • 關鍵字: RISC-V  IC World  

          SiFive推出全新RISC-V IP,融合標量、向量與矩陣運算

          • SiFive 近日正式推出第二代 Intelligence? 系列,進一步強化其在 RISC-V AI IP 領域的技術領先優(yōu)勢。此次發(fā)布的五款新產品,專為加速數千種 AI 應用場景中的工作負載而設計。該系列包括兩款全新產品——X160 Gen 2 與 X180 Gen 2,以及升級版 X280 Gen 2、X390 Gen 2 和 XM Gen 2。所有新產品均具備增強的標量、向量處理能力,其中 XM 產品還加入了矩陣處理功能,專為現(xiàn)代AI工作負載設計。其中,X160 Gen 2 與 X180 Gen
          • 關鍵字: SiFive  RISC-V IP  

          超越傳統(tǒng)OOO:高性能RISC-V CPU基于時間、基于切片的方法

          • 關鍵高性能 CPU 設計正在從傳統(tǒng)的無序 (OOO) 執(zhí)行架構轉向新的基于時間的 OOO 微架構,以解決電源效率低下、復雜性和不靈活的問題。RISC-V 和開源建??蚣艿呐d起促進了基于時間的調度的采用,克服了以前與專有工具鏈相關的障礙以及對社區(qū)驅動支持的需求?;跁r間的 OOO 為客戶帶來的好處包括卓越的每瓦性能、可擴展性、簡化的驗證流程以及針對數據中心、移動、汽車和定制加速器中特定領域應用程序的增強定制。幾十年來,高性能 CPU 設計一直由傳統(tǒng)的亂序 (OOO) 執(zhí)行架構主導。英特爾、Arm 和 AMD
          • 關鍵字: OOO  RISC-V  CPU  基于切片  

          RISC-V,沖進DPU賽道

          • RISC-V 在 DPU 領域的崛起,為重塑行業(yè)競爭格局創(chuàng)造了難得契機。
          • 關鍵字: RISC-V  DPU  

          Linus Torvalds 稱谷歌工程師提交的 RISC-V 代碼為“垃圾”,并表示它“讓世界變得更糟糕”

          • (圖片來源:GitHub 視頻 )Linux 的創(chuàng)造者和主要開發(fā)者 Linus Torvalds 已公開否決一位谷歌工程師提交的 RISC-V 代碼貢獻,稱其為“垃圾”。該代碼作為 pull 請求于周五提交,以納入 Linux 6.17 內核,但已被 Torvalds 因其質量差和提交過晚而堅決拒絕。在 pull 請求中,這兩個是致命的錯誤,而其他錯誤顯然已點燃了這位 Linux 創(chuàng)造者的著名短脾氣。針對谷歌安卓團隊成員 Palmer Dabbelt 提交的關于 6.17 合并窗口的 RISC-
          • 關鍵字: linux  Risc-V  谷歌  

          傳奇 GPU 架構師拉賈·科杜里(Raja Koduri)的新創(chuàng)業(yè)公司利用 RISC-V 技術,并針對 CUDA 工作負載

          • (圖片來源:英特爾)來自 ATI Technologies、AMD、蘋果和英特爾等公司的傳奇 GPU 架構師 Raja Koduri 于周二表示,他成立了一家新的 GPU 初創(chuàng)公司,該公司今天從隱身模式中浮出水面。Oxmiq Labs 專注于開發(fā) GPU 硬件和軟件 IP,并將其授權給感興趣的各方。事實上,軟件可能是 Oxmiq 業(yè)務的核心,因為它設計為與第三方硬件兼容。另一款基于 RISC-V 的“GPU”用于人工智能Oxmiq 開發(fā)了一個垂直整合的平臺,該平臺結合了 GPU 硬件 IP 和面
          • 關鍵字: RISC-V  AI  GPU  CUDA  

          “香山”IP核實現(xiàn)規(guī)?;瘧?,RISC-V產業(yè)迎新突破

          • 近日,開源高性能RISC-V處理器核“香山”在產業(yè)落地方面取得了重要進展。據公開信息顯示,第三代“香山”(昆明湖)IP核已實現(xiàn)首批量產客戶的產品級交付,而集成第二代“香山”(南湖)IP核的國產GPGPU芯片也已正式亮相,并成功應用于智能加速卡,出貨量突破萬片?!跋闵健盜P核的首次產品級交付與規(guī)?;瘧?,標志著開源高性能處理器IP核正式進入產業(yè)落地階段。這一成果為RISC-V技術研發(fā)和商業(yè)落地探索了一條不同于傳統(tǒng)ARM模式的新路徑。中國科學院計算技術研究所于2021年成功研制出第一代“香山”(雁棲湖)處理器
          • 關鍵字: 香山  IP核  RISC-V  

          英偉達宣布CUDA將全面支持RISC-V指令集架構

          • 英偉達在前幾天的RISC-V中國峰會上宣布了一項足以改寫計算產業(yè)格局的決定:CUDA將全面支持RISC-V指令集架構。這一消息通過RISC-V國際組織的官方推文瞬間引爆全球技術社區(qū)。打破x86/ARM的二十年壟斷CUDA作為英偉達統(tǒng)治AI計算領域的核心武器,自2006年問世以來始終被x86和ARM架構牢牢鎖定。其生態(tài)壁壘如此堅固,以至于挑戰(zhàn)者如AMD的ROCm平臺雖經多年追趕,仍難撼動其地位(ROCm 7雖新近發(fā)布,但市場接受度仍遠落后)。如今這一壁壘向RISC-V開放,意味著:技術主權轉移:RISC-V
          • 關鍵字: 英偉達  CUDA  RISC-V  指令集架構  

          Nvidia 的 CUDA 平臺現(xiàn)在支持 RISC-V——支持將開源指令集帶到 AI 平臺,與 x86 和 Arm 并肩

          • (圖片來源:英偉達)在中國舉辦的 2025 年 RISC-V 峰會上,Nvidia 宣布其 CUDA 軟件平臺將在 CPU 方面與 RISC-V 指令集架構(ISA)兼容。這一消息在 RISC-V 活動期間的一個演示中得到了證實 。這是在性能要求高的應用中啟用基于 RISC-V ISA 的 CPU 的重要一步。這項宣布表明,RISC-V 現(xiàn)在可以作為基于 CUDA 系統(tǒng)的主處理器,這一角色傳統(tǒng)上由 x86 或 Arm 核心擔任。雖然沒有人甚至幾乎沒有期望 RISC-V 在不久的將來出現(xiàn)在超大規(guī)模
          • 關鍵字: RISC-V  AI  英偉達  CUDA  

          中國電信:運營商視角思考RISC-V 在AI領域的應用

          • 7月18日,第五屆RISC-V中國峰會在上海進入分論壇環(huán)節(jié)。作為未來電子產業(yè)最龐大的應用范疇之一,人工智能是不可回避的話題。人工智能的飛速發(fā)展,正以年均超過100%的算力需求增長驅動底層架構的革新,“開放、靈活、可定制”的RISC-V已成為構建自主AI算力基石的戰(zhàn)略支點。人工智能分論壇邀請各方企業(yè)探討RISC-V架構如何利用其開源、開放、可擴展的特性,實現(xiàn)AI計算架構的革新,以及RISC-V架構在AI軟硬件的最新進展和應用落地情況。?中國電信研究院技術專家楊玉模在介紹基于RISC-V架構的高性能
          • 關鍵字: RISC-V  中國峰會  中國電信  運營商  

          玄鐵基于RISC-V的AI大模型部署優(yōu)化實踐

          • 7月18日,第五屆RISC-V中國峰會在上海進入分論壇環(huán)節(jié)。作為未來電子產業(yè)最龐大的應用范疇之一,人工智能是不可回避的話題。人工智能的飛速發(fā)展,正以年均超過100%的算力需求增長驅動底層架構的革新,“開放、靈活、可定制”的RISC-V已成為構建自主AI算力基石的戰(zhàn)略支點。人工智能分論壇邀請各方企業(yè)探討RISC-V架構如何利用其開源、開放、可擴展的特性,實現(xiàn)AI計算架構的革新,以及RISC-V架構在AI軟硬件的最新進展和應用落地情況。阿里巴巴達摩院高級開發(fā)工程師徐鵬在現(xiàn)場分享了玄鐵AI大模型部署優(yōu)化實踐。作
          • 關鍵字: RISC-V  中國峰會  玄鐵  AI大模型  部署優(yōu)化  

          知合計算黃怡皓:基于RISC-V架構的大模型技術創(chuàng)新與應用

          • 7月18日,第五屆RISC-V中國峰會在上海進入分論壇環(huán)節(jié)。作為未來電子產業(yè)最龐大的應用范疇之一,人工智能是不可回避的話題。人工智能的飛速發(fā)展,正以年均超過100%的算力需求增長驅動底層架構的革新,“開放、靈活、可定制”的RISC-V已成為構建自主AI算力基石的戰(zhàn)略支點。人工智能分論壇邀請各方企業(yè)探討RISC-V架構如何利用其開源、開放、可擴展的特性,實現(xiàn)AI計算架構的革新,以及RISC-V架構在AI軟硬件的最新進展和應用落地情況。 知合計算解決方案總監(jiān)黃怡皓分享了他們在基于RISC-V架構的大
          • 關鍵字: RISC-V  中國峰會  知合計算  大模型  

          Arteris欒淏:可配置高性能互連架構加速基于RISC-V的AI/ML與ADAS SoC

          • 7月18日,第五屆RISC-V中國峰會在上海進入分論壇環(huán)節(jié)。作為未來電子產業(yè)最龐大的應用范疇之一,人工智能是不可回避的話題。人工智能的飛速發(fā)展,正以年均超過100%的算力需求增長驅動底層架構的革新,“開放、靈活、可定制”的RISC-V已成為構建自主AI算力基石的戰(zhàn)略支點。人工智能分論壇邀請各方企業(yè)探討RISC-V架構如何利用其開源、開放、可擴展的特性,實現(xiàn)AI計算架構的革新,以及RISC-V架構在AI軟硬件的最新進展和應用落地情況。 Arteris首席架構師欒淏詳細介紹了該公司在可配置高性能互連
          • 關鍵字: RISC-V  中國峰會  Arteris  AI/ML  ADAS  SoC  
          共435條 1/29 1 2 3 4 5 6 7 8 9 10 » ›|

          risc介紹

            RISC(reduced instruction set computer,精簡指令集計算機)是一種執(zhí)行較少類型計算機指令的微處理器,起源于80年代的MIPS主機(即RISC機),RISC機中采用的微處理器統(tǒng)稱RISC處理器。這樣一來,它能夠以更快的速度執(zhí)行操作(每秒執(zhí)行更多百萬條指令,即MIPS)。因為計算機執(zhí)行每個指令類型都需要額外的晶體管和電路元件,計算機指令集越大就會使微處理器更復雜, [ 查看詳細 ]

          相關主題

          熱門主題

          RISC—CPU    樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473