日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> asic ip

          asic ip 文章 最新資訊

          基于IP的電子白板系統(tǒng)的設計

          • 隨著我國教育科研網(CERNET)的不斷普及和推廣使用,許多高等學校將遠程網絡教育作為輔助教學的一個重要手段。網絡教育的基礎是建立網絡教室系統(tǒng),其中,傳統(tǒng)的黑板被電子白板所替代,電子白板不僅可以滿足教師的需
          • 關鍵字: 設計  系統(tǒng)  電子白板  IP  基于  

          IP的一體化呼叫中心解決的方案

          • 電子產品世界,為電子工程師提供全面的電子產品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
          • 關鍵字: IP  一體化呼叫中心  網絡結構  

          基于ARM微處理器TCP/IP協(xié)議棧LwlP實現(xiàn)

          • 基于ARM微處理器TCP/IP協(xié)議棧LwlP實現(xiàn),0 引 言
            隨著嵌入式系統(tǒng)與網絡的日益結合,越來越多的嵌入式設備需要實現(xiàn)Internet網絡化,支持嵌入式設備接入網絡,已成為嵌入式領域重要的研究方向。而目前嵌入式系統(tǒng)中大量應用低速處理器,受內存和速度限制
          • 關鍵字: 協(xié)議  LwlP  實現(xiàn)  IP  TCP  ARM  微處理器  基于  

          基于ASIC+FPGA的IPv6路由器PoS接口設計

          •   IP over SDH(PoS)技術是通過SDH提供的高速傳輸通道直接傳送IP分組,它位于數(shù)據傳輸骨干網,使用點到點協(xié)議PPP將IP數(shù)據包映射到SDH幀上,按各次群相應的線速率進行連續(xù)傳輸,其網絡主要由大容量的高端路由器經由高速光
          • 關鍵字: ASIC  FPGA  IPv6  PoS    

          在FPGA上對OC8051IP核的修改與測試

          • 引 言
            20世紀80年代初,Intel公司推出了MCS-51單片機,隨后Intel以專利轉讓的形式把8051內核發(fā)布給許多半導體廠家,從而出現(xiàn)了許多與MCS-51系統(tǒng)兼容的產品。這些產品與MCS-51的系統(tǒng)結構相同,采用CMOS工藝,因
          • 關鍵字: FPGA  8051  OC  IP    

          Gartner:今年半導體創(chuàng)業(yè)公司籌資逾7.5億美元

          •   據國外媒體報道,美國市場研究公司Gartner表示,全球半導體創(chuàng)業(yè)公司今年以來總計籌集了超過7.5億美元資金,但其中約四分之一的投資來自于大型半導體公司旗下風投部門等戰(zhàn)略投資者。   Gartner指出,在過去的這一年,風投公司主要青睞投資后期創(chuàng)業(yè)公司,與去年相比,今年獲得投資的創(chuàng)業(yè)公司數(shù)量明顯下降。每家公司獲得的投資金額最高為4000萬美元,平均為1430萬美元。   Gartner表示,在獲得投資的創(chuàng)業(yè)公司中,70%為無晶圓廠芯片公司,14%為EDA(電子設計自動化)公司,7%為IP公司,5%
          • 關鍵字: 半導體  IP  OEM  

          基于SoC的音頻IP模塊設計

          • 隨著集成電路設計技術和深亞微米制造技術的發(fā)展,集成電路已進入了片上系統(tǒng)時代。由于SoC結構極其復雜,對于設計者而言,數(shù)百萬門規(guī)模的系統(tǒng)級芯片設計不可能一切從頭開始,隨著集成電路設計技術的發(fā)展,IP核的
          • 關鍵字: 模塊  設計  IP  音頻  SoC  基于  音頻  

          基于NCO IP core的Chirp函數(shù)實現(xiàn)設計

          • 首先分析Chirp函數(shù)在頻域上的一般特性,并且分析Altrea公司提供的數(shù)控振蕩器知識產權核(NCO IP core)的輸入/輸出特性,通過MegaCore環(huán)境確定其輸入控制字,通過外圍邏輯電路實時向NCO IP core調入控制頻率控制字以達到改變輸出頻率的目的,并通過在示波器上觀測FPGA的運行情況,驗證了該設計具有很好的輸出效果。
          • 關鍵字: Chirp  core  NCO  IP    

          基于ASIC設計的手工綜合研究

          • 針對IC前端設計中的關鍵技術,即將寄存器傳輸級(RTL)描述的手工綜合成門級網表,通過人工參與的方式,運用數(shù)字電路設計知識將行為級代碼用一些最基本的邏輯門(比如與非門、非門、或非門等)按照時應的綜合電路模型得出其相應的門級電路。在ASIC設計過程中運用這種方法,不僅優(yōu)化電路的結構,且能保證邏輯功能的正確性,同時可降低傳輸過程中的延遲,提高芯片設計的可靠性。因此,研究ASCI設計中的手工綜合具有重要的實用價值。
          • 關鍵字: ASIC    

          首款串行 RapidIO 2.1 IP 解決方案(Altera)

          • Altera 公司 宣布推出業(yè)界首款支持 RapidIO® 2.1 規(guī)范的知識產權 (IP) 內核。Altera 的串行 RapidIO IP 內核可支持多達四條通道,每條通道速率為 5.0 GBaud,從而滿足了無線市場日益增長的帶寬和可靠性需求。該
          • 關鍵字: RapidIO  Altera  2.1  IP    

          Avago宣布向Juniper Networks提供關鍵知識產權IP

          •   Avago Technologies(安華高科技)今日宣布,公司提供的關鍵知識產權(IP, Intellectual Property)已經幫助Juniper Networks公司成功進行高性能硅芯片器件產品的開發(fā),這些新設計為帶來Juniper公司MX-3D平臺Junos® Trio芯片組的一部分。Avago為提供通信、工業(yè)和消費性等應用模擬接口元器件之全球領導廠商。   每個器件都擁有接近100個SerDes串行/解串器通道,并且可以推動松散背板通道和多重背板連接器,除了展現(xiàn)出同級產品最
          • 關鍵字: Avago  硅芯片  IP  

          Open-Silicon、MIPS和Virage Logic共同完成ASIC處理器設計

          •   Open-Silicon、業(yè)界標準處理器架構與內核領導廠商 MIPS 科技公司和Virage Logic 三家公司共同宣布,已成功開發(fā)一款測試芯片,充分展現(xiàn)出構建高性能處理器系統(tǒng)的業(yè)界領先技術。該處理器測試芯片實現(xiàn)了1.1GHz的頻率速度,成功通過了65nm 芯片測試,使其成為65nm ASIC 中最快的處理器之一。同時,后續(xù)40nm器件的開發(fā)工作也已經開始進行,目標是超過2.5GHz頻率,并提供超過5000 DMIPS的性能。這項開發(fā)計劃采用了Open-Silicon的CoreMAXTM技術,以及超
          • 關鍵字: MIPS  ASIC  測試芯片  65nm  40nm  

          嵌入式TCP/IP技術在恒溫振蕩器中的應用

          • 嵌入式TCP/IP技術在恒溫振蕩器中的應用,介紹了一種基于嵌入式TCP/IP技術的恒溫振蕩器的數(shù)據傳輸系統(tǒng),使TCP/IP技術應用于恒溫振蕩器的設計,實現(xiàn)遠程監(jiān)控的功能。給出了恒溫振蕩器溫度和速度控制等關鍵技術的實現(xiàn)方法。
          • 關鍵字: 振蕩器  應用  恒溫  技術  TCP/IP  嵌入式  轉換器  

          賽靈思與ARM公司共同宣布合作開發(fā)計劃

          •   全球可編程邏輯解決方案領導廠商賽靈思公司與ARM公司宣布正式開展合作,在賽靈思FPGA中應用ARM處理器與互聯(lián)技術。賽靈思公司目前已經開始采用ARM Cortex處理器IP,利用性能優(yōu)化的ARM數(shù)字單元庫(cell library)和嵌入式存儲器,為未來的可編程平臺提供支持。此外,兩家公司還共同對下一代ARM® AMBA®互聯(lián)技術進行定義,以增強并優(yōu)化FPGA架構。   兩大公司的合作, 意味著賽靈思致力于采用全線ARM技術,并充分利用ARM處理器的巨大優(yōu)勢為客戶和生態(tài)系統(tǒng)開發(fā)人員提
          • 關鍵字: Xilinx  FPGA  Cortex  IP  

          視頻監(jiān)控智能化趨勢走強,應用方案誰主浮沉?

          • 近些年,隨著全球安全意識提升,視頻監(jiān)控市場不斷增長。盡管全球經濟危機導致許多行業(yè)發(fā)展受阻,但ABIResear...
          • 關鍵字: FPGA  視頻監(jiān)控  DSP  ASIC  
          共1330條 56/89 |‹ « 54 55 56 57 58 59 60 61 62 63 » ›|

          asic ip介紹

          您好,目前還沒有人創(chuàng)建詞條asic ip!
          歡迎您創(chuàng)建該詞條,闡述對asic ip的理解,并與今后在此搜索asic ip的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473