risc-v微處理器 文章 最新資訊
Arteris與阿里巴巴達(dá)摩院深化合作,加速高性能RISC-V SoC設(shè)計(jì)
- 阿里巴巴達(dá)摩院玄鐵RISC-V CPU IP與 Arteris 片上網(wǎng)絡(luò) IP 的集成解決方案已經(jīng)過預(yù)先驗(yàn)證和優(yōu)化,便于共同客戶在高端芯片上的部署。致力于加速系統(tǒng)級(jí)芯片 (SoC) 開發(fā)的領(lǐng)先系統(tǒng) IP 提供商 Arteris 公司近日宣布與阿里巴巴達(dá)摩院玄鐵(業(yè)界領(lǐng)先的RISC-V CPU IP提供商)深化合作,雙方將共同推動(dòng)高性能計(jì)算在邊緣AI、服務(wù)器、通信及汽車領(lǐng)域的應(yīng)用,助力共同客戶加速芯粒和 SoC 的設(shè)計(jì)創(chuàng)新,并縮短客戶產(chǎn)品的上市時(shí)間。自Arteris于2024年加入達(dá)摩院無劍聯(lián)盟以來,雙方攜
- 關(guān)鍵字: Arteris 阿里巴巴達(dá)摩院 RISC-V
需求與設(shè)計(jì)的結(jié)合:RISC-V和下一波AI硬件
- 關(guān)鍵外賣由于計(jì)算密度的提高、功率預(yù)算的收緊以及算法開發(fā)的快速步伐,人工智能正在推動(dòng)對(duì)定制硬件解決方案的需求。RISC-V 作為一種開放的模塊化指令集架構(gòu),允許自定義指令集成并減少對(duì)單一供應(yīng)商的依賴,解決了 x86 和 Arm 等固定指令集的局限性。Akeana 的定位是通過基于 RISC-V 的 IP 和專為人工智能量身定制的子系統(tǒng)引領(lǐng)市場(chǎng),為開發(fā)人員提供加速創(chuàng)新和效率的基本工具和技術(shù)。人工智能 (AI) 正在改變計(jì)算的每一層,從訓(xùn)練萬億參數(shù)模型的超大規(guī)模數(shù)據(jù)中心到執(zhí)行實(shí)時(shí)推理的電池供電邊緣設(shè)備。硬件要求
- 關(guān)鍵字: RISC-V AI硬件
“RISC-V商用落地加速營(yíng)伙伴計(jì)劃”在北京亦莊發(fā)布 聚力推動(dòng)RISC-V產(chǎn)品方案從原型走向商用落地
- 9月25日,作為2025北京微電子國(guó)際研討會(huì)暨IC WORLD大會(huì)的重要專題論壇,RDI生態(tài)·北京創(chuàng)新論壇·2025在北京亦莊舉行。本次論壇以“挑戰(zhàn)·對(duì)策·破局·加速”為主題,匯聚產(chǎn)業(yè)鏈上下游代表,圍繞RISC-V在垂直場(chǎng)景下的商業(yè)化路徑及策略展開深度研討,共同推動(dòng)RISC-V從原型產(chǎn)品向規(guī)模商用落地邁進(jìn)。論壇現(xiàn)場(chǎng)會(huì)上,工業(yè)和信息化部電子信息司二級(jí)巡視員周海燕,北京市經(jīng)濟(jì)和信息化局總工程師李輝,北京經(jīng)開區(qū)管委會(huì)副主任、北京市集成電路重大項(xiàng)目辦公室主任歷彥濤,RISC-V工委會(huì)戰(zhàn)略指導(dǎo)委員會(huì)主任倪光南,RI
- 關(guān)鍵字: RISC-V IC World
SiFive推出全新RISC-V IP,融合標(biāo)量、向量與矩陣運(yùn)算
- SiFive 近日正式推出第二代 Intelligence? 系列,進(jìn)一步強(qiáng)化其在 RISC-V AI IP 領(lǐng)域的技術(shù)領(lǐng)先優(yōu)勢(shì)。此次發(fā)布的五款新產(chǎn)品,專為加速數(shù)千種 AI 應(yīng)用場(chǎng)景中的工作負(fù)載而設(shè)計(jì)。該系列包括兩款全新產(chǎn)品——X160 Gen 2 與 X180 Gen 2,以及升級(jí)版 X280 Gen 2、X390 Gen 2 和 XM Gen 2。所有新產(chǎn)品均具備增強(qiáng)的標(biāo)量、向量處理能力,其中 XM 產(chǎn)品還加入了矩陣處理功能,專為現(xiàn)代AI工作負(fù)載設(shè)計(jì)。其中,X160 Gen 2 與 X180 Gen
- 關(guān)鍵字: SiFive RISC-V IP
超越傳統(tǒng)OOO:高性能RISC-V CPU基于時(shí)間、基于切片的方法
- 關(guān)鍵高性能 CPU 設(shè)計(jì)正在從傳統(tǒng)的無序 (OOO) 執(zhí)行架構(gòu)轉(zhuǎn)向新的基于時(shí)間的 OOO 微架構(gòu),以解決電源效率低下、復(fù)雜性和不靈活的問題。RISC-V 和開源建模框架的興起促進(jìn)了基于時(shí)間的調(diào)度的采用,克服了以前與專有工具鏈相關(guān)的障礙以及對(duì)社區(qū)驅(qū)動(dòng)支持的需求?;跁r(shí)間的 OOO 為客戶帶來的好處包括卓越的每瓦性能、可擴(kuò)展性、簡(jiǎn)化的驗(yàn)證流程以及針對(duì)數(shù)據(jù)中心、移動(dòng)、汽車和定制加速器中特定領(lǐng)域應(yīng)用程序的增強(qiáng)定制。幾十年來,高性能 CPU 設(shè)計(jì)一直由傳統(tǒng)的亂序 (OOO) 執(zhí)行架構(gòu)主導(dǎo)。英特爾、Arm 和 AMD
- 關(guān)鍵字: OOO RISC-V CPU 基于切片
Linus Torvalds 稱谷歌工程師提交的 RISC-V 代碼為“垃圾”,并表示它“讓世界變得更糟糕”
- (圖片來源:GitHub 視頻 )Linux 的創(chuàng)造者和主要開發(fā)者 Linus Torvalds 已公開否決一位谷歌工程師提交的 RISC-V 代碼貢獻(xiàn),稱其為“垃圾”。該代碼作為 pull 請(qǐng)求于周五提交,以納入 Linux 6.17 內(nèi)核,但已被 Torvalds 因其質(zhì)量差和提交過晚而堅(jiān)決拒絕。在 pull 請(qǐng)求中,這兩個(gè)是致命的錯(cuò)誤,而其他錯(cuò)誤顯然已點(diǎn)燃了這位 Linux 創(chuàng)造者的著名短脾氣。針對(duì)谷歌安卓團(tuán)隊(duì)成員 Palmer Dabbelt 提交的關(guān)于 6.17 合并窗口的 RISC-
- 關(guān)鍵字: linux Risc-V 谷歌
傳奇 GPU 架構(gòu)師拉賈·科杜里(Raja Koduri)的新創(chuàng)業(yè)公司利用 RISC-V 技術(shù),并針對(duì) CUDA 工作負(fù)載
- (圖片來源:英特爾)來自 ATI Technologies、AMD、蘋果和英特爾等公司的傳奇 GPU 架構(gòu)師 Raja Koduri 于周二表示,他成立了一家新的 GPU 初創(chuàng)公司,該公司今天從隱身模式中浮出水面。Oxmiq Labs 專注于開發(fā) GPU 硬件和軟件 IP,并將其授權(quán)給感興趣的各方。事實(shí)上,軟件可能是 Oxmiq 業(yè)務(wù)的核心,因?yàn)樗O(shè)計(jì)為與第三方硬件兼容。另一款基于 RISC-V 的“GPU”用于人工智能Oxmiq 開發(fā)了一個(gè)垂直整合的平臺(tái),該平臺(tái)結(jié)合了 GPU 硬件 IP 和面
- 關(guān)鍵字: RISC-V AI GPU CUDA
“香山”IP核實(shí)現(xiàn)規(guī)?;瘧?yīng)用,RISC-V產(chǎn)業(yè)迎新突破
- 近日,開源高性能RISC-V處理器核“香山”在產(chǎn)業(yè)落地方面取得了重要進(jìn)展。據(jù)公開信息顯示,第三代“香山”(昆明湖)IP核已實(shí)現(xiàn)首批量產(chǎn)客戶的產(chǎn)品級(jí)交付,而集成第二代“香山”(南湖)IP核的國(guó)產(chǎn)GPGPU芯片也已正式亮相,并成功應(yīng)用于智能加速卡,出貨量突破萬片?!跋闵健盜P核的首次產(chǎn)品級(jí)交付與規(guī)?;瘧?yīng)用,標(biāo)志著開源高性能處理器IP核正式進(jìn)入產(chǎn)業(yè)落地階段。這一成果為RISC-V技術(shù)研發(fā)和商業(yè)落地探索了一條不同于傳統(tǒng)ARM模式的新路徑。中國(guó)科學(xué)院計(jì)算技術(shù)研究所于2021年成功研制出第一代“香山”(雁棲湖)處理器
- 關(guān)鍵字: 香山 IP核 RISC-V
英偉達(dá)宣布CUDA將全面支持RISC-V指令集架構(gòu)
- 英偉達(dá)在前幾天的RISC-V中國(guó)峰會(huì)上宣布了一項(xiàng)足以改寫計(jì)算產(chǎn)業(yè)格局的決定:CUDA將全面支持RISC-V指令集架構(gòu)。這一消息通過RISC-V國(guó)際組織的官方推文瞬間引爆全球技術(shù)社區(qū)。打破x86/ARM的二十年壟斷CUDA作為英偉達(dá)統(tǒng)治AI計(jì)算領(lǐng)域的核心武器,自2006年問世以來始終被x86和ARM架構(gòu)牢牢鎖定。其生態(tài)壁壘如此堅(jiān)固,以至于挑戰(zhàn)者如AMD的ROCm平臺(tái)雖經(jīng)多年追趕,仍難撼動(dòng)其地位(ROCm 7雖新近發(fā)布,但市場(chǎng)接受度仍遠(yuǎn)落后)。如今這一壁壘向RISC-V開放,意味著:技術(shù)主權(quán)轉(zhuǎn)移:RISC-V
- 關(guān)鍵字: 英偉達(dá) CUDA RISC-V 指令集架構(gòu)
Nvidia 的 CUDA 平臺(tái)現(xiàn)在支持 RISC-V——支持將開源指令集帶到 AI 平臺(tái),與 x86 和 Arm 并肩
- (圖片來源:英偉達(dá))在中國(guó)舉辦的 2025 年 RISC-V 峰會(huì)上,Nvidia 宣布其 CUDA 軟件平臺(tái)將在 CPU 方面與 RISC-V 指令集架構(gòu)(ISA)兼容。這一消息在 RISC-V 活動(dòng)期間的一個(gè)演示中得到了證實(shí) 。這是在性能要求高的應(yīng)用中啟用基于 RISC-V ISA 的 CPU 的重要一步。這項(xiàng)宣布表明,RISC-V 現(xiàn)在可以作為基于 CUDA 系統(tǒng)的主處理器,這一角色傳統(tǒng)上由 x86 或 Arm 核心擔(dān)任。雖然沒有人甚至幾乎沒有期望 RISC-V 在不久的將來出現(xiàn)在超大規(guī)模
- 關(guān)鍵字: RISC-V AI 英偉達(dá) CUDA
中國(guó)電信:運(yùn)營(yíng)商視角思考RISC-V 在AI領(lǐng)域的應(yīng)用
- 7月18日,第五屆RISC-V中國(guó)峰會(huì)在上海進(jìn)入分論壇環(huán)節(jié)。作為未來電子產(chǎn)業(yè)最龐大的應(yīng)用范疇之一,人工智能是不可回避的話題。人工智能的飛速發(fā)展,正以年均超過100%的算力需求增長(zhǎng)驅(qū)動(dòng)底層架構(gòu)的革新,“開放、靈活、可定制”的RISC-V已成為構(gòu)建自主AI算力基石的戰(zhàn)略支點(diǎn)。人工智能分論壇邀請(qǐng)各方企業(yè)探討RISC-V架構(gòu)如何利用其開源、開放、可擴(kuò)展的特性,實(shí)現(xiàn)AI計(jì)算架構(gòu)的革新,以及RISC-V架構(gòu)在AI軟硬件的最新進(jìn)展和應(yīng)用落地情況。?中國(guó)電信研究院技術(shù)專家楊玉模在介紹基于RISC-V架構(gòu)的高性能
- 關(guān)鍵字: RISC-V 中國(guó)峰會(huì) 中國(guó)電信 運(yùn)營(yíng)商
玄鐵基于RISC-V的AI大模型部署優(yōu)化實(shí)踐
- 7月18日,第五屆RISC-V中國(guó)峰會(huì)在上海進(jìn)入分論壇環(huán)節(jié)。作為未來電子產(chǎn)業(yè)最龐大的應(yīng)用范疇之一,人工智能是不可回避的話題。人工智能的飛速發(fā)展,正以年均超過100%的算力需求增長(zhǎng)驅(qū)動(dòng)底層架構(gòu)的革新,“開放、靈活、可定制”的RISC-V已成為構(gòu)建自主AI算力基石的戰(zhàn)略支點(diǎn)。人工智能分論壇邀請(qǐng)各方企業(yè)探討RISC-V架構(gòu)如何利用其開源、開放、可擴(kuò)展的特性,實(shí)現(xiàn)AI計(jì)算架構(gòu)的革新,以及RISC-V架構(gòu)在AI軟硬件的最新進(jìn)展和應(yīng)用落地情況。阿里巴巴達(dá)摩院高級(jí)開發(fā)工程師徐鵬在現(xiàn)場(chǎng)分享了玄鐵AI大模型部署優(yōu)化實(shí)踐。作
- 關(guān)鍵字: RISC-V 中國(guó)峰會(huì) 玄鐵 AI大模型 部署優(yōu)化
知合計(jì)算黃怡皓:基于RISC-V架構(gòu)的大模型技術(shù)創(chuàng)新與應(yīng)用
- 7月18日,第五屆RISC-V中國(guó)峰會(huì)在上海進(jìn)入分論壇環(huán)節(jié)。作為未來電子產(chǎn)業(yè)最龐大的應(yīng)用范疇之一,人工智能是不可回避的話題。人工智能的飛速發(fā)展,正以年均超過100%的算力需求增長(zhǎng)驅(qū)動(dòng)底層架構(gòu)的革新,“開放、靈活、可定制”的RISC-V已成為構(gòu)建自主AI算力基石的戰(zhàn)略支點(diǎn)。人工智能分論壇邀請(qǐng)各方企業(yè)探討RISC-V架構(gòu)如何利用其開源、開放、可擴(kuò)展的特性,實(shí)現(xiàn)AI計(jì)算架構(gòu)的革新,以及RISC-V架構(gòu)在AI軟硬件的最新進(jìn)展和應(yīng)用落地情況。 知合計(jì)算解決方案總監(jiān)黃怡皓分享了他們?cè)诨赗ISC-V架構(gòu)的大
- 關(guān)鍵字: RISC-V 中國(guó)峰會(huì) 知合計(jì)算 大模型
Arteris欒淏:可配置高性能互連架構(gòu)加速基于RISC-V的AI/ML與ADAS SoC
- 7月18日,第五屆RISC-V中國(guó)峰會(huì)在上海進(jìn)入分論壇環(huán)節(jié)。作為未來電子產(chǎn)業(yè)最龐大的應(yīng)用范疇之一,人工智能是不可回避的話題。人工智能的飛速發(fā)展,正以年均超過100%的算力需求增長(zhǎng)驅(qū)動(dòng)底層架構(gòu)的革新,“開放、靈活、可定制”的RISC-V已成為構(gòu)建自主AI算力基石的戰(zhàn)略支點(diǎn)。人工智能分論壇邀請(qǐng)各方企業(yè)探討RISC-V架構(gòu)如何利用其開源、開放、可擴(kuò)展的特性,實(shí)現(xiàn)AI計(jì)算架構(gòu)的革新,以及RISC-V架構(gòu)在AI軟硬件的最新進(jìn)展和應(yīng)用落地情況。 Arteris首席架構(gòu)師欒淏詳細(xì)介紹了該公司在可配置高性能互連
- 關(guān)鍵字: RISC-V 中國(guó)峰會(huì) Arteris AI/ML ADAS SoC
risc-v微處理器介紹
您好,目前還沒有人創(chuàng)建詞條risc-v微處理器!
歡迎您創(chuàng)建該詞條,闡述對(duì)risc-v微處理器的理解,并與今后在此搜索risc-v微處理器的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)risc-v微處理器的理解,并與今后在此搜索risc-v微處理器的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司



