日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于DSP的調(diào)幅廣播信號(hào)監(jiān)測(cè)系統(tǒng)

          基于DSP的調(diào)幅廣播信號(hào)監(jiān)測(cè)系統(tǒng)

          作者:黃海 崔玉姣 寇治剛 西安電子科技大學(xué)電子工程學(xué)院 時(shí)間:2009-11-09 來(lái)源:電子產(chǎn)品世界 收藏

            根據(jù)上述算法可得到中數(shù)據(jù)處理軟件的流程圖(圖2)。

          本文引用地址:http://yuyingmama.com.cn/article/99683.htm

            FPGA邏輯設(shè)計(jì)

            本系統(tǒng)中FPGA主要用來(lái)協(xié)調(diào)各個(gè)模塊間的數(shù)據(jù)傳輸,分別為A/D采樣數(shù)據(jù)到的傳輸、計(jì)算結(jié)果到PCI接口的傳輸以及數(shù)控增益放大器的增益控制。同時(shí)FPGA還為系統(tǒng)工作提供了必要的時(shí)鐘、復(fù)位信號(hào)、控制信號(hào)(圖3)。



          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉