日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 簡化頻率比測量的方便電路

          簡化頻率比測量的方便電路

          ——
          作者: 時間:2005-06-27 來源: 收藏

          要很多儀器系統(tǒng)中,兩個頻率比值比兩個單獨的頻率更人意義。其中一種應用是比值量度電容傳感器,所產(chǎn)生的兩個頻率F1和F2反比于電容C1和C2。
          然而,不需要昂貴的計算器件來確定頻率比。本文所示的簡單電路(圖1)可非常精確地擔當此工作。而且,它提供的輸出電壓可以直接用數(shù)字面板表或數(shù)字電壓表讀出。
          下面說明電路工作。計數(shù)器(IC1,CD4017BE)與分頻F1(F1<F2), 產(chǎn)生頻率Fd(F1=5Fd)。Fd和F2分別定時D觸發(fā)器FFa和FFb(IC2)CD4013BE)。
          每個Fd時鐘的正沿置位FFa(圖2)。F2時鐘的下一個正沿轉移Qa輸出的邏輯1電平到Qb輸出?,F(xiàn)在,F(xiàn)Fa復位。Qb輸出保持高態(tài)直到F2時鐘的下一個正沿轉移Qa輸出的邏輯0電平到Qb輸出為止。因此,在Qb輸出所產(chǎn)生的脈沖Qb脈沖寬度等1個F2時鐘脈沖的周期。
          因為Fd和F2彼此不是同步的,所以Qb脈沖的正沿保持Fd時鐘沿變化。但保持Fd<0.5F2將保斑點Qb脈沖在1個Fd時鐘周期到1個時鐘周期間不漏失。因此,每個Fd時鐘產(chǎn)生1個Qb脈沖。Qb脈沖約占空比由下式給出:
          =脈沖寬度/周期=1個F2 時鐘脈沖周期/1個Fd時鐘脈沖=Fd/F2
          由于觸發(fā)器IC是CMOS器件,所以脈沖在地和VDD之間開關轉換。積分器(R1C1)平均為Qb脈沖,給出輸出V0=VDD



          關鍵詞:

          評論


          相關推薦

          技術專區(qū)

          關閉