日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 消費電子 > 業(yè)界動態(tài) > QuickLogic參考設計工具套件助工程師實現(xiàn)最低功耗設計

          QuickLogic參考設計工具套件助工程師實現(xiàn)最低功耗設計

          作者:電子設計應用 時間:2004-10-15 來源:電子設計應用 收藏

          嵌入式標準產(chǎn)品ESP的先驅(qū)企業(yè)公司Nasdaq股票代碼: QUIK)今天發(fā)布了一套使用Eclipse II FPGA器件進行低功耗設計的參考設計工具套件Reference Design Kit,RDK。這套RDK由硬件和軟件工具組成,使設計師可以直接測量Eclipse II設計的實際功耗,同時還可在開發(fā)過程中計算、分析和模擬Eclipse II設計的功耗。

          本文引用地址:http://yuyingmama.com.cn/article/3479.htm

          邏輯產(chǎn)品總監(jiān)Brian Faith 表示:“功耗最小化已成為許多芯片設計的一項重要設計指標,在采用FPGA器件的設計方面尤為如此。我們的低功耗RDK使設計者能夠優(yōu)化Eclipse II設計至最低功耗,并且能夠以實際芯片驗證其設計,從而顯著縮短產(chǎn)品開發(fā)周期。”

          該低功耗RDK包括兩塊PCB電路板——一塊原型電路板上載有Eclipse II FPGA器件,另一塊子卡用于測量功耗。原型電路板有144管腳TQFP208管腳PQFP兩種插座供用戶選擇,這兩款插座均適用于所有 Eclipse II 系列產(chǎn)品。其它的主板組件包括一個RS232C 接口、一個UART控制器、4K串行EEPROM以及兩個LED顯示。子卡組件包括一個MSP430C133微處理器,一個LCD模塊、兩個LED顯示管以及三個電流傳感器。

          利用低功耗RDK,設計師們能夠訪問Eclipse II芯片上的每個I/O管腳,方便地將其連接至調(diào)試工具、示波鏡和邏輯分析儀。用于功率測量的子板不僅能夠分別顯示Eclipse II 核心部分和I/O部分的功耗,而且還能夠分別顯示不同I/O bank的功耗。該低功耗RDK可以通過自帶的LCD顯示單獨使用,也可以結(jié)合使用帶有圖形用戶接口的PC機,這樣能夠提供包括隨時間變化的動態(tài)功耗圖表在內(nèi)的更全面的功耗信息。



          關鍵詞: QuickLogic

          評論


          相關推薦

          技術專區(qū)

          關閉