日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > CPLD對FPGA從并快速加載的解決方案

          CPLD對FPGA從并快速加載的解決方案

          作者: 時間:2015-01-21 來源:網(wǎng)絡 收藏

            之后CPU通過和的接口③——8位的局部總線接口,將配置數(shù)據(jù)逐字節(jié)的寫入的寄存器中。以MIPS系列CPU XLS408為例,XLS408工作時鐘頻率為66.7 MHz,寫總線周期最快需要10個工作時鐘周期,即6.67 MHz,這一步受局部總線速度限制。

          本文引用地址:http://yuyingmama.com.cn/article/268445.htm

            數(shù)據(jù)寫入到后,再通過接口④——CPLD與之間的從并接口,將數(shù)據(jù)加載到,從并接口是同步總線,加載時間受限于總線時鐘CCLK頻率。

            本方案的優(yōu)點為:①、②兩條路徑可以在加載之前處理,且運行速度快,不占用加載時間。加載時間只受③、④的限制,而③受限于寫總線周期間隔,④受限于從并接口的時鐘。

            3.2程序實現(xiàn)

            CPLD從并程序采用verilog語言實現(xiàn),該加載模塊接口定義如下:

            程序實現(xiàn)流如圖3所示。

            

           

            

           

            圖3基于CPLD從并加載的程序流程

            

           

            FPGA加載片選和寫信號產生部分代碼如下:

            



          關鍵詞: CPLD FPGA modelsim

          評論


          相關推薦

          技術專區(qū)

          關閉