日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > 使用八進(jìn)制CMOS緩沖器的二象限乘法DAC

          使用八進(jìn)制CMOS緩沖器的二象限乘法DAC

          作者: 時間:2014-04-14 來源:網(wǎng)絡(luò) 收藏

          本設(shè)計實例使用一個八進(jìn)制的大工作電壓范圍,呈現(xiàn)一個由緩沖器/IC74HC244組成的簡單的八位二象限乘法數(shù)字模擬轉(zhuǎn)換器()。

          如圖1所示,一個八位數(shù)字字通過電阻器R1~R8寫入U1的八個輸入中。U1的各個輸出通過由電阻器R9~R23組成的1:2:4:8……128加權(quán)電阻網(wǎng)絡(luò)產(chǎn)生。參考電壓Vref饋送給U1VCC,因此,U1的輸出電壓跟蹤Vref的變化。電阻器R1~R8必須要使U1的輸出電壓免受數(shù)字輸入的電壓水平的影響。


          圖1 1個八位數(shù)字通過電阻器寫入

          在U2的引腳3處形成一個八位電壓-輸出單極,其中Vref等于VCC.C1會視情況低通過濾該輸出,而該輸出在進(jìn)行緩沖處理后,乘以因數(shù)2進(jìn)行放大,然后由Vref抵消,進(jìn)而在運(yùn)算放大器LF357的引腳6處提供一個雙極DAC輸出。


          圖2 16采樣/周期DAC輸出,2V-7V參考電壓3750Hz合成正弦波

          圖2給出的是16采樣/周期DAC輸出,2V~7V參考電壓3750Hz合成正弦波。該DAC測量穩(wěn)定時間為200ns,其中C1取值為200pF.

          本文引用地址:http://yuyingmama.com.cn/article/258370.htm
          隔離器相關(guān)文章:隔離器原理


          關(guān)鍵詞: CMOS緩沖器 DAC 線驅(qū)動器

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉