日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設計應用 > 基于ADS1298 與FPGA的高性能腦電信號采集系統(tǒng)

          基于ADS1298 與FPGA的高性能腦電信號采集系統(tǒng)

          作者: 時間:2014-02-16 來源:網絡 收藏

          (EEG)是一種典型的生物電信號,是大腦皮層腦神經細胞電活動的總體反映,其中包含了大量的生理和病理信息,是臨床檢測的重要生理參數之一,也是認知科學、腦機接口和警覺度等領域研究的重要手段。由于傳統(tǒng)采集設備都比較龐大,不便于的適時獲取,因此研究便攜式腦電信號采集設備具有重要意義。

          腦電信號主要包括信號放大與調理、模數轉換、信號處理與傳輸等。由于人體的阻抗高且變化大,腦電信號又很微弱,外部環(huán)境的干擾很大,因此腦電信號的放大與調理電路比較復雜,通常要包括高輸入阻抗和高共模抑制比的前級放大、帶通濾波、工頻陷波、多級放大等,導致體積大功耗高。模數轉換的精度和速率也決定了腦電信號的性能,采用10位的模數轉換芯片,或者采用ADI公司最高采樣率1.25 MBPS的12位AD1671芯片,或者采用16位模/數轉換芯片。采用單片機、ARM和DSP作為控制器件的系統(tǒng)中,一般只能完成數據采集和處理較為單一的功能,其中以DSP的數據處理能力最強。相比之下,采用 作為主控芯片通過硬件描述語言編程可以靈活地進行配置,實現對多通道數據的并行處理,同時能將多個功能在單芯片上實現,基于FGPA和ADS1258設計了集成有視覺、聽覺和體感刺激信號源與16通道腦電信號采集功能的誘發(fā)電位儀。腦電信號傳輸的手段以PCI總線、USB等有線方式為主,無線方式傳輸速率較低,但更易于便攜式設計,因此可以針對特定的應用。

          是TI公司近年推出的一款針對心電和腦電信號采集的24位專用模數轉換芯片,本文利用該芯片的高精度,以為主控制芯片,通過將工頻陷波、帶通濾波等模擬部分轉移到數字側,在保證性能的前提下簡化腦電信號放大與調理的模擬電路,實現便攜式腦電信號的采集。

          1 系統(tǒng)結構

          本文提出的腦電信號采集系統(tǒng)包括信號采集、模數轉換和數據傳輸三個部分。腦電信號采集系統(tǒng)的總體框圖如圖1所示。

          預處理電路包含RC低通濾波和過壓保護電路,對腦電極采集到的信號進行低通濾波和過壓保護后直接送入到模數轉換器中進行模/數轉換。右腿驅動電路主要是用來抑制共模干擾,由 內部的RLD電路以及外部的電容電阻構成的反向放大濾波電路組成。

          系統(tǒng)采用作為主控制芯片,利用硬件描述性語言來編寫配置I/O 口成通用串行SPI接口,與高精度多通道的模數轉換芯片ADS1298 的SPI 接口相連實現通信,從而控制ADS1298 將腦電極采集到的模擬信號轉換為數字信號,經過濾波陷波處理后存儲在SDRAM中,作為采集數據的緩沖部分,以便為后續(xù)的傳輸模塊做準備。

          數據傳輸模塊主要是采用FPGA配置I/O口作為以太網接口芯片DM9000A的控制接口,并與DM9000A的控制接口串聯,實現其邏輯控制;采用UDP 協議將從SDRAM中讀取的數據打包,通過RJ45網絡接口,傳輸到上位機。8個通道1 kHz的采樣率,理論上需要192 Kb/s的傳輸速率,以太網口10/100M的傳輸速率完全能滿足需要。

          2 硬件電路設計

          2.1 腦電信號采集預處理電路

          人體自發(fā)的腦電信號的幅值很小,一般為5~100 μV,而誘發(fā)腦電信號的幅值更小,只為2 μV左右。

          TI的ADS1298是24位、8通道差分輸入模/數轉換芯片,最大共模抑制比可達115 dB,直流輸入阻抗1 GΩ,在內部增益設置為12 倍和參考電壓VREF =2.4 V 的條件下,信號分辨率為:

          因此,將腦電信號不經過放大和調理直接經過簡單的低通濾波后進行模數轉換仍可以滿足需要,故預處理電路設計如圖2所示,其頻率響應函數為:

          由式(2)可知3 dB截止頻率為96.2 Hz,腦電信號主要頻帶集中0.1~100 Hz,此預處理電路可完全涵蓋腦電信號的有用信息。

          2.2 右腿驅動電路

          右腿驅動電路是抑制生物電信號采集系統(tǒng)中的共模干擾(特別是50 Hz的工頻)的最常用、最有效的一種方法。由于ADS1298芯片內部集成了右腿驅動電路,因此只需要配置ADS1298 內部相關寄存器,并在外圍使用少量的電子器件,即可實現該功能,具體右腿驅動電路如圖3所示。從圖3可知,電路由ADS1298內部的RLD電路以及外部的R3 ,R4 ,C3 組成,其中R3 起限流保護作用,R4 與C3 構成反向放大濾波電路。

          2.3 FPGA接口電路

          為了實現高精度、高可靠性的腦電信號采集,本系統(tǒng)采用Altera Cyclone Ⅱ系列芯片EP2C35F672 作為控制和處理的核心,EP2C35系列FPGA內部包含33 216個邏輯單元(LE),105 個M4K RAM 塊,RAM 總量達到483 840位,35個內嵌乘法器,4個鎖相環(huán)(PLL),可用最大I/O 口為475,內部資源完全滿足高性能的腦電采集系統(tǒng)的需求。

          本系統(tǒng)中與FPGA 相連的有模數轉換芯片ADS1298、以太網接口芯片DM9000A和SDRAM.FPGA的接口電路就是把這些芯片的信號控制端口、數據讀寫端口和地址端口直接與FPGA的I/O相連,通過Quartus Ⅱ分配相對應的I/O口,即可實現接口電路的有效連接。

          3 軟件模塊設計

          3.1 FPGA內部信號處理控制模塊設計

          本系統(tǒng)使用Verilog HDL語言單獨編寫A/D轉換器的控制模塊、SDRAM存儲器控制模塊、數字濾波器模塊以及以太網端口傳輸控制模塊,通過功能仿真和時序仿真來驗證各個模塊是否能夠獨立完成相對應的控制功能。驗證成功后,最終通過例化,在FPGA內部形成一個腦電信號采集系統(tǒng)的核心處理控制模塊,圖4為核心處理控制模塊的具體功能結構模塊框圖。

          3.2 ADS1298軟件設計

          本系統(tǒng)中最重要的一環(huán)就是模/數轉換,這里重點介紹ADS1298的軟件模塊設計。ADS1298的工作流程主要包括:上電初始化、發(fā)送操作命令和配置寄存器、開始轉換并讀取轉換數據。ADS1298的操作命令主要分為數據操作命令和寄存器讀寫命令。數據操作命令主要包含SDATA和RDATAC(連續(xù)讀數據)。連續(xù)讀數據只需要寫入一次RDATAC 操作命令,就可以在每次的DRDY變?yōu)榈碗娖綍r讀取轉換數據。寄存器讀寫命令分為RREG 和WREG.這兩個操作命令分別包含兩個字節(jié),第一個字節(jié)為讀寫寄存器的起始地址,第二個字節(jié)為讀寫寄存器的個數。

          FPGA 軟件編程中具體的ADS1298 模塊內部框圖如圖5所示。

          3.3 數字濾波模塊軟件設計

          本系統(tǒng)的數字濾波模塊主要為50 Hz 陷波器和數字帶通濾波器,兩者的軟件設計方法相似,這里重點介紹50 Hz 的陷波器設計方法。本系統(tǒng)中設計的陷波器技術指標為:抽樣頻率fs 為1 kHz,陷波頻率fo 為50 Hz,3 dB 帶邊頻率為45 Hz和55 Hz,阻帶上下邊頻率為49 Hz和51 Hz,阻帶衰減不小于40 dB.為了便于硬件的實現,本文選用二階的IIR 陷波器,其傳遞函數如式(3)所示:

          k 的值決定了陷波深度,根據具體的信號進行調整,從而實現最佳陷波。對于EEG信號,最佳的k 取值為0.88.FPGA軟件設計時需要根據傳遞函數設置幾個寄存器存儲系數和中間值,并在每個時鐘對這些中間值移位更新,然后重新計算得到新的輸出值。

          4 結語

          系統(tǒng)采用Altera Cyclone Ⅱ系列芯片EP2C35F672作為控制和處理的核心,8通道、低噪聲、低功耗、24位的Σ-△模/數轉換芯片ADS1298作為采集系統(tǒng)核心,簡化了系統(tǒng)的硬件設計,具有功耗低、便攜式、精度高等優(yōu)點;采用FPGA和DM9000A以太網控制器相結合,成功的將腦電信號采集系統(tǒng)和PC上位機相連,避免了直接上傳時的數據丟失,實現了彼此間的高速數據通信。本系統(tǒng)利用Quartus Ⅱ工具和Verilog HDL 語言對FPGA進行設計、仿真和驗證,便于設計的修改和優(yōu)化,大大縮短了產品的開發(fā)設計周期,因此本系統(tǒng)具有良好的使用價值和應用前景。

          fpga相關文章:fpga是什么




          評論


          相關推薦

          技術專區(qū)

          關閉